专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果22个,建议您升级VIP下载更多相关专利
  • [发明专利]转换电路-CN201811362235.X有效
  • 刘惩;马新闻 - 北京兆芯电子科技有限公司
  • 2018-11-15 - 2023-05-12 - H03K19/003
  • 本发明公开一种转换电路,用以将并行的输入数据转换成串行的输出数据,该转换电路包括第一级串化电路、第二级串化电路、第三级串化电路以及电压调节电路。第一级串化电路接收并处理输入数据,用以产生偶数位数据以及奇数位数据。第二级串化电路接收并处理偶数位数据及奇数位数据,用以产生延迟数据。第三级串化电路接收并处理延迟数据,用以产生输出数据。电压调节电路调节输入电压,用以产生第一操作电压给第三级串化电路。
  • 转换电路
  • [发明专利]高速比较器系统-CN202111368233.3在审
  • 刘中鼎;刘旭东 - 北京兆芯电子科技有限公司
  • 2021-11-18 - 2022-02-15 - H03K5/24
  • 一种高速比较器系统,包括一比较器主体。比较器主体包括:电压输入电路、稳压电流源、稳压电阻组件以及差分输出电路。电压输入电路可接收第一输入电压和第二输入电压,并可耦接第一控制节点和第二控制节点。稳压电流源可输出第一电流至第一控制节点,并可输出第二电流至第二控制节点。稳压电阻组件可耦接于第一控制节点和第二控制节点之间。差分输出电路可耦接第一控制节点和第二控制节点,并可产生第一输出电压和第二输出电压。
  • 高速比较系统
  • [发明专利]抓取处理器内部信号的系统及方法-CN202111269101.5在审
  • 金海坤;柳磊 - 北京兆芯电子科技有限公司
  • 2021-10-29 - 2022-02-01 - G06F9/46
  • 本公开提出一种抓取处理器内部信号的系统及方法,上述系统包括:一主机接口;一跨时钟域发送模块,耦接上述主机接口,用于从上述主机接口接收事务数据,上述主机接口与上述跨时钟域发送模块之间具有一第一抓取线;以及一信号抓取器,耦接上述第一抓取线,上述信号抓取器包含一缓存器;其中,上述主机接口生成一第一事务数据;当上述缓存器有空闲存储空间、且上述跨时钟域发送模块也有空闲存储空间时,上述主机接口发送上述第一事务数据给上述跨时钟域发送模块;上述信号抓取器从上述第一抓取线抓取上述第一事务数据,将上述第一事务数据打包为一第一封包,并将上述第一封包保存在上述缓存器。
  • 抓取处理器内部信号系统方法
  • [发明专利]占空比校正器-CN201611059870.1有效
  • 刘惩 - 北京兆芯电子科技有限公司
  • 2016-11-25 - 2021-12-14 - H03K5/156
  • 一种占空比校正器。上述占空比校正器包括第一脉冲吞咽器、第二脉冲吞咽器以及判决与保持电路。上述第一脉冲吞咽器根据具有第一占空比的第一输入时钟,提供具有第二占空比的第一时钟信号。上述第二脉冲吞咽器根据具有上述第一占空比的第二输入时钟,提供具有上述第二占空比的第二时钟信号。上述判决与保持电路根据上述第一时钟信号以及上述第二时钟信号,提供具有50%的占空比的输出时钟。上述第一输入时钟与上述第二输入时钟的相位差为180度,以及上述第二占空比小于上述第一占空比。
  • 校正
  • [发明专利]片上时钟电路-CN201711399775.0有效
  • 孙宝雷;王鹏 - 北京兆芯电子科技有限公司
  • 2017-12-21 - 2021-11-09 - G06F30/3308
  • 本发明提供一种片上时钟电路。所述片上时钟电路接收使能信号,以产生至少一个测试时钟信号,该片上时钟电路包括:同步模块,根据至少两个时钟信号采集该使能信号,以生成使能同步信号;移位寄存模块,根据该使能信号输出逻辑信号;脉冲数模块,根据该使能同步信号产生多个脉冲数;至少一个逻辑模块,根据该逻辑信号以及该多个脉冲数,产生至少一个控制信号;以及至少一个执行模块,根据该至少一个控制信号,产生至少一个第一测试时钟信号。本发明所述片上时钟电路所产生的至少一个第一测试时钟信号彼此间同步,以确保于第一测试模式以及第二测试模式均能覆盖不同时钟线之间的时序路径,提高测试覆盖率。
  • 时钟电路
  • [发明专利]差分放大器-CN202110829296.8在审
  • 邓玉林;马新闻 - 北京兆芯电子科技有限公司
  • 2021-07-22 - 2021-10-22 - H03F3/45
  • 一种接收具有第一摆幅的第一输入电压信号以及第二输入电压信号的差分放大器,包括第一与第二级放大电路以及交叉耦合反相器电路。第一与第二级放大电路接收第一输入电压信号以及第二输入电压信号以产生具有第二摆幅且占空比被校正的第三比较信号以及第四比较信号。交叉耦合反相器电路耦接该第二级放大电路以接收该第三比较信号与该第四比较信号,交叉耦合反相器电路校正该第三比较信号与该第四比较信号的占空比来产生第一输出电压信号以及第二输出电压信号,其中,该第二摆幅大于该第一摆幅。
  • 差分放大器
  • [发明专利]电子装置以及采样方法-CN202110743124.9在审
  • 陈忱;司强;沈鹏;姜凡 - 北京兆芯电子科技有限公司
  • 2021-07-01 - 2021-10-01 - H03L7/081
  • 本发明提出一种电子装置以及采样方法,该电子装置包括第一锁相回路、第二锁相回路、第一触发器以及第二触发器。第一锁相回路根据参考时钟,产生内部时钟。第二锁相回路根据参考时钟,产生外部时钟。第一触发器包括接收内部时钟的第一时钟端、接收内部数据的第一输入端以及输出第一采样数据的第一输出端。第二触发器包括接收外部时钟的第二时钟端、接收第一采样数据的第二输入端以及输出外部数据的第二输出端。
  • 电子装置以及采样方法
  • [发明专利]信号调整装置-CN201911044728.3有效
  • 李申;刘中鼎 - 北京兆芯电子科技有限公司
  • 2019-10-30 - 2021-02-26 - H02M3/157
  • 一种信号调整装置包括第一电流镜、第二电流镜、第一N型晶体管及第二N型晶体管。第一电流镜包括第一输出端及第二输出端,用于分别提供第一电流和第二电流。第二电流镜包括第三输出端及第四输出端,用于分别提供第三电流和第四电流。第一N型晶体管的第一端连接于第一输出端及第三输出端,第一N型晶体管的第二端耦接第二电源电压,第一N型晶体管的控制端耦接控制电压。第二N型晶体管的第一端连接于第二输出端及第四输出端,且第二N型晶体管的第二端耦接第二电源电压,且第二N型晶体管的控制端耦接参考电压。
  • 信号调整装置
  • [发明专利]电压调整电路-CN201910922597.8有效
  • 李国峰;刘中鼎 - 北京兆芯电子科技有限公司
  • 2019-09-27 - 2021-02-26 - G05F1/571
  • 一种适用于通用串行总线端口的电压调整电路包括第一分压单元、开关、第二分压单元、检测单元与泄放单元。第一分压单元根据数据管脚的第一电压以及第二电压产生第一分压。开关于第一电压超过第三电压一电压阀值时,建立第一连接端与第二连接端之间的连接路径。第二分压单元根据第三电压以及第二电压产生第二分压。检测单元判断第一分压是否大于第二分压,于第一分压大于第二分压时产生第一信号。泄放单元于接收到第一信号时导通该数据管脚至该第二电压之间的连接,拉低第一电压。
  • 电压调整电路
  • [发明专利]驱动器-CN201710325233.2有效
  • 刘惩;马新闻 - 北京兆芯电子科技有限公司
  • 2017-05-10 - 2020-11-27 - H03M9/00
  • 一种驱动器,具有多个驱动单元且适用于发射器,包括:去加重子驱动器以及前冲子驱动器。去加重子驱动器包括第一数量的驱动单元,其中第一数量的驱动单元根据第一选择信号接收去加重信号而输出去加重电流,以及根据第一选择信号的反向接收主要数据信号而输出主要数据电流。前冲子驱动器包括第二数量的驱动单元,其中第二数量的驱动单元根据第二选择信号接收前冲信号而输出前冲电流,以及根据第二选择信号的反向接收主要数据信号而输出主要数据电流。本发明能够减少电路面积以及降低寄生电容。
  • 驱动器
  • [发明专利]高速差分分频器-CN202010729573.3在审
  • 金银姬 - 北京兆芯电子科技有限公司
  • 2020-07-27 - 2020-10-30 - H03K23/52
  • 本发明公开一种高速差分分频器,用以将一对差分信号分频,包括分频电路以及驱动电路。分频电路包括第一分频子电路及第二分频子电路。该第一分频子电路将该对差分信号的一个进行分频,并且产生频率为该对差分信号的一半的第一对输出差分信号。该第二分频子电路将该对差分信号的另一个进行分频,并且产生频率为该对差分信号的一半的第二对输出差分信号;其中,该第一对输出差分信号与该第二对输出差分信号中信号的相位组成相位差为90°的等差序列。该驱动电路耦接该第一分频子电路以及该第二分频子电路,用以缩短该第一对输出差分信号以及该第二对输出差分信号的电平翻转时间。
  • 高速分频器
  • [发明专利]影像控制电路-CN201711434182.3有效
  • 杨柳;马新闻 - 北京兆芯电子科技有限公司
  • 2017-12-26 - 2020-09-15 - G05F1/56
  • 一种影像控制电路,包括一电流产生电路、一电压产生电路、一影像产生电路、一侦测电路以及一逻辑电路。电流产生电路根据一选择信号,产生一参考电流。电压产生电路根据选择信号,产生一参考电压。影像产生电路耦接一电阻,并根据该参考电流,产生一影像电流。侦测电路侦测电阻的电压,并将电阻的电压与参考电压作比较,用以产生一侦测信号。逻辑电路根据侦测信号,致能或禁能选择信号。当电阻的电压小于参考电压时,逻辑电路禁能选择信号。当选择信号被禁能时,电流产生电路增加参考电流并且电压产生电路增加参考电压。
  • 影像控制电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top