[发明专利]用于计算的系统和方法在审
申请号: | 202110347014.0 | 申请日: | 2021-03-31 |
公开(公告)号: | CN113495861A | 公开(公告)日: | 2021-10-12 |
发明(设计)人: | 克里希纳·泰贾·马拉迪;安德鲁·常 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;G06F12/0806 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 黄晓燕;张川绪 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 计算 系统 方法 | ||
1.一种用于计算的系统,所述系统包括:
存储器,存储器包括一个或多个存储器内功能电路;以及
高速缓存一致性协议接口电路,具有第一接口和第二接口,
所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:对包括从存储器获取的第一操作数的操作数执行运算以形成结果,
第一接口连接到存储器,并且
第二接口被配置为总线接口上的高速缓存一致性协议接口。
2.根据权利要求1所述的系统,其中,
存储器内功能电路以单指令多数据配置来布置;或者
存储器内功能电路以脉动配置来布置。
3.根据权利要求1所述的系统,其中,
高速缓存一致性协议接口电路是计算快速链接CXL接口电路,并且
总线接口是外围组件互连快速PCIe端点接口。
4.根据权利要求1所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路位于具有动态随机存取存储器的半导体芯片上。
5.根据权利要求1所述的系统,其中,第一接口被配置为:根据从由DDR2、DDR3、DDR4和DDR5组成的组选择的协议进行操作。
6.根据权利要求1至权利要求5中的任意一项所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路包括:
多个寄存器,
多个复用器,以及
算术逻辑单元。
7.根据权利要求1至权利要求5中的任意一项所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:执行从由加法、减法、乘法和除法组成的组选择的算术运算。
8.根据权利要求1至权利要求5中的任意一项所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:执行从由浮点加法、浮点减法、浮点乘法和浮点除法组成的组选择的算术运算。
9.根据权利要求1至权利要求5中的任意一项所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:执行从由逐位与、逐位或、逐位异或和逐位求补码组成的组选择的逻辑运算。
10.根据权利要求1至权利要求5中的任意一项所述的系统,其中,所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:在第一状态下将所述结果存储在存储器中,在第二状态下将所述结果发送到高速缓存一致性协议接口电路。
11.根据权利要求1至权利要求5中的任意一项所述的系统,还包括:主机处理电路,连接到第二接口。
12.根据权利要求11所述的系统,其中,主机处理电路包括:PCIe根复合体,具有连接到第二接口的根端口。
13.一种用于计算的系统,所述系统包括:
存储器;以及
高速缓存一致性协议接口电路,具有第一接口和第二接口,
高速缓存一致性协议接口电路被配置为:对存储在存储器中的数据执行算术运算,
第一接口连接到存储器,并且
第二接口被配置为总线接口上的高速缓存一致性协议接口。
14.根据权利要求13所述的系统,其中,
存储器包括一个或多个存储器内功能电路,并且
所述一个或多个存储器内功能电路中的存储器内功能电路被配置为:对包括从存储器获取的第一操作数的操作数执行运算以形成结果。
15.根据权利要求14所述的系统,其中,
存储器内功能电路以单指令多数据配置来布置;或者
存储器内功能电路以脉动配置来布置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110347014.0/1.html,转载请声明来源钻瓜专利网。