[发明专利]一种余度控制三取二表决电路有效
申请号: | 201711212088.3 | 申请日: | 2017-11-27 |
公开(公告)号: | CN109842405B | 公开(公告)日: | 2023-01-13 |
发明(设计)人: | 任晓琨;闫稳;张桢;李林;禹勇;樊瑞 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K19/003;H03K19/20 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 王世磊 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 控制 三取二 表决 电路 | ||
本发明涉及一种表决电路,特别涉及一种余度控制三取二表决电路。所述的表决电路包括A、B、C三系,每一系中都包括两个PMOS管和一个二极管,两个PMOS管G端连接同一控制信号,一号PMOS管的S端连接电源,二号PMOS管的D端通过二极管连接外部负载;A系中一号PMOS管的D端连接B系中二号PMOS管的S端;B系中一号PMOS管的D端连接C系中二号PMOS管的S端;C系中一号PMOS管的D端连接A系中二号PMOS管的S端。通过纯硬件结构进行三取二余度表决控制,降低软硬件紧耦合程度,提高任务可靠性。
技术领域
本发明涉及一种表决电路,特别涉及一种余度控制三取二表决电路。
背景技术
在航空电子设备控制领域,由于其任务可靠性要求高,因此通常会出现多余度表决控制的使用场景,但部分使用场景中,由于作动器无法实现多余度,因此会出现控制电路多余度,作动器单余度的使用场景。
传统的余度控制表决是由软件参与逻辑表决运算,输出表决结果控制外部相应的作动器进行动作。这种方式加大了软件开销,使软件和硬件紧耦合,降低了任务可靠性。
发明内容
本发明解决的技术问题:本发明的目的是提供一种纯硬件结构进行三取二余度表决控制电路,降低软硬件紧耦合程度,提高任务可靠性。
本发明的技术方案:一种余度控制三取二表决电路,其特征为:所述的表决电路包括A、B、C三系,每一系中都包括两个PMOS管和一个二极管,两个PMOS管G端连接同一控制信号,一号PMOS管的S端连接电源,二号PMOS管的D端通过二极管连接外部负载;
A系中一号PMOS管的D端连接B系中二号PMOS管的S端;
B系中一号PMOS管的D端连接C系中二号PMOS管的S端;
C系中一号PMOS管的D端连接A系中二号PMOS管的S端。
优选地,PMOS管的通流能力大于6.5A,漏源击穿电压≥100V。
优选地,所述的三取二表决电路特别适用于航空领域电磁阀控制系统。
优选地,所述电磁阀功率大于100W。
本发明的有益效果:通过纯硬件结构进行三取二余度表决控制,降低软硬件紧耦合程度,提高任务可靠性。
附图说明
图1为实施例中余度控制三取二表决电路示意图。
具体实施方式
参见图1,一种余度控制三取二表决电路主要由PMOS管V1、PMOS管V2、PMOS管V3、PMOS管V4、PMOS管V5、PMOS管V6、二极管V7、二极管V8、二极管V9和外部负载作动器R1构成。其特征在于:
(1)PMOS管V1、PMOS管V2和二极管V7构成A系表决电路;PMOS管V3、PMOS管V4和二极管V8构成B系表决电路;PMOS管V5、PMOS管V6和二极管V9构成C系表决电路;A系、B系、C系构成三余度控制电路;
(2)机上28V直流电源连接到A系PMOS管V1的S端、B系PMOS管V3的S端、C系PMOS管V5的S端;
(3)PMOS管V1的D端连接到PMOS管V4的S端,PMOS管V3的D端连接到PMOS管V6的S端,PMOS管V5的D端连接到PMOS管V2的S端;
(4)PMOS管V2的D端连接到二极管V7的+端,PMOS管V4的D端连接到二极管V8的+端,PMOS管V6的D端连接到二极管V9的+端;
(5)二极管V7的-端、二极管V8的-端、二极管V9的-端并联接到外部作动器负载R1的一端,外部作动器负载R1的另外一端连接到地;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711212088.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:动态有源像素视觉传感器
- 下一篇:同步电路