[发明专利]半导体装置在审
申请号: | 201710109751.0 | 申请日: | 2012-06-20 |
公开(公告)号: | CN106845283A | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 押田大介;广川祐之;山崎晓;藤森隆;塩田茂雅;古田茂 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | G06F21/72 | 分类号: | G06F21/72 |
代理公司: | 中国国际贸易促进委员会专利商标事务所11038 | 代理人: | 申发振 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 | ||
1.一种半导体装置,包括:
唯一码生成电路,其包括静态随机存取存储器SRAM,生成多个唯一码并输出来自所述多个唯一码中的一个唯一码,所述唯一码在所述随机存取存储器启动时使用初始值生成;
唯一码对应信息生成电路,根据所述一个唯一码来生成唯一码对应信息;
存储区域,其具有多个存储区,每个存储区被分配以预先确定的地址,其中与每个预先确定的地址相关联的特定信息通过以所述多个唯一码加密保密信息而获得,所述多个唯一码也分别被存储于所述多个存储区中,并且所述多个唯一码的被分配的地址由所述唯一码对应信息指示;以及
解密电路,其用所述一个唯一吗解密通过使用所述唯一码对应信息从一个存储区中读取的所述特定信息以便生成所述保密信息。
2.根据权利要求1所述的半导体装置,还包括:
存储控制器,被配置为使用所述唯一码对应信息来访问所述存储区域,
其中所述存储控制器生成与所述唯一码对应信息对应的地址,从所述存储区域中与所述地址对应的区域内读取所述特定信息,并且将所读取的特定信息供应给所述解密电路。
3.根据权利要求1所述的半导体装置,其中所述保密信息是用于加密过程中的加密密钥。
4.根据权利要求3所述的半导体装置,还包括:
加密电路,用于通过使用所述加密密钥来加密待发送的信息。
5.根据权利要求1所述的半导体装置,其中所述唯一码是其中错误位的存在或不存在根据读取时序而变化的值。
6.根据权利要求1所述的半导体装置,其中所述唯一码是物理不可复制功能PUF数据,该PUF数据包含由于在所述半导体装置的元件中的制造变化而变得不确定的位。
7.根据权利要求1所述的半导体装置,还包括:
纠错电路,被配置为校正包含于所述唯一码内的错误。
8.根据权利要求1所述的半导体装置,其中所述唯一码生成电路包括从所述多个唯一码中选择所述一个唯一码的选择电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710109751.0/1.html,转载请声明来源钻瓜专利网。