[发明专利]基于域存储的算法执行方法在审

专利信息
申请号: 201611186502.3 申请日: 2016-12-20
公开(公告)号: CN106815046A 公开(公告)日: 2017-06-09
发明(设计)人: 王嵚峰;王冬 申请(专利权)人: 中核控制系统工程有限公司
主分类号: G06F9/445 分类号: G06F9/445;G06F11/10
代理公司: 核工业专利中心11007 代理人: 任超
地址: 100176 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 存储 算法 执行 方法
【权利要求书】:

1.一种基于域存储的算法执行方法,所有过程均在FPGA内部实现,其特征在于:包含以下步骤:

第一步:算法执行器启动前进行初始化工作,等待算法执行开始的触发信号;

第二步:刷新输入数据到FPGA内部双口RAM内,所述输入数据包括输入缓冲区数据和参数变量数据,刷新完成后将输入数据搬运到内部存储器当中;

第三步:执行算法组态代码,算法模块库包含浮点计算器;

第四步:刷新输出数据,将输出数据从内部存储器搬运到FPGA内部双口RAM内;

第五步:计算输出数据的CRC,将CRC值写入FPGA内部双口RAM内。

2.如权利要求1所述的一种基于域存储的算法执行方法,其特征在于:第一步中所述的初始化工作包括检查数据区各部分数据的一致性和下装伪代码。

3.如权利要求1所述的一种基于域存储的算法执行方法,其特征在于:第三步中所述的浮点计算器包含2-4个浮点计算单元。

4.如权利要求1所述的一种基于域存储的算法执行方法,其特征在于:第三步中所述的执行算法组态代码的具体方式为:

当某一算法模块被调用,算法执行器将必要的数据写入寄存器,将系统总线的读写权及算法模块库内部总线的读写权赋予该算法模块,然后启动该算法模块;该算法模块根据寄存器当中的数据进行运算,若需要浮点计算,通过浮点计算单元总线调用上述的浮点计算器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中核控制系统工程有限公司,未经中核控制系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201611186502.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top