[发明专利]应用于随机存储器的ECC存储系统有效
申请号: | 201310316679.0 | 申请日: | 2013-07-25 |
公开(公告)号: | CN103389924A | 公开(公告)日: | 2013-11-13 |
发明(设计)人: | 郑茳;肖佐楠;匡启和;竺际隆;张艳丽;李利 | 申请(专利权)人: | 苏州国芯科技有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 苏州创元专利商标事务所有限公司 32103 | 代理人: | 马明渡;王健 |
地址: | 215011 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 随机 存储器 ecc 存储系统 | ||
1. 一种应用于随机存储器的ECC存储系统,包括主设备模块(1)、随机存储器(2)和位于主设备模块(1)和随机存储器(2)之间的总线连接器(3);其特征在于:所述随机存储器(2)和总线连接器(3)之间设有一总线ECC桥接模块(4),该总线ECC桥接模块(4)包括至少2个选通控制寄存器(5)、至少2个总线应答选通器(6)、至少2个总线传输选通器(7)和ECC桥接器(8),该ECC桥接器(8)包括与总线连接器(3)连接的总线Master接口(11)、与随机存储器连接的总线Slave接口(12)、ECC校验码生成电路(13)、ECC校验电路(14)、ECC纠错电路(10)和控制模块(9),所述控制模块(9)包含一组状态机,响应总线对随机存储器的访问请求,产生相应的控制信号,控制ECC校验码生成电路(13)、ECC校验电路(14)和ECC纠错电路(10),完成总线数据的ECC编码、解码和纠错,并实现不同状态之间的跳转;
所述总线传输选通器(7)的第一总线输入端和ECC桥接器(8)的Master编码输入端均连接到所述总线连接器(3),所述ECC桥接器(8)的Slave编码输出端连接到所述总线传输选通器(7)的第二总线输入端,所述总线传输选通器(7)的第一总线输入端用于接收来自主设备模块(1)的存储数据,所述总线传输选通器(7)的第二总线输入端用于接收来自ECC桥接器(8)的具有ECC校验码的编码存储数据,总线传输选通器(7)的输出端和控制端分别连接到随机存储器(2)和选通控制寄存器(5),所述总线传输选通器(7)根据选通控制寄存器(5)的配置从而将第一总线输入端、第二总线输入端中一端数据传输给所述随机存储器(2);
所述总线应答选通器(6)的第一应答输入端和ECC桥接器(8)的Slave解码输入端均连接到所述随机存储器(2),所述ECC桥接器(8)的Master解码输出端连接到所述总线应答选通器(6)的第二应答输入端,所述总线应答选通器(6)的第一应答输入端用于接收来自随机存储器的存储数据,所述总线应答选通器(6)的第二应答输入端用于接收来自ECC桥接器(8)的解码存储数据,总线应答选通器(6)的输出端和控制端分别连接到总线连接器(3)和选通控制寄存器(5),所述总线应答选通器(6)根据选通控制寄存器(5)的配置从而将第一应答输入端、第二应答输入端中一端数据传输给所述供主设备模块(1)读取的总线连接器(3);
所述选通控制寄存器(5)、总线应答选通器(6)和总线传输选通器(7)的数目相等。
2. 根据权利要求1所述的应用于随机存储器的ECC存储系统,其特征在于:所述随机存储器(2)内分为校验数据存储区和非校验数据存储区,所述校验数据存储区用于存储经所述ECC桥接器(8)生成相应ECC码的存储数据,所述非校验数据存储区用于存储来自总线连接器(3)的存储数据。
3. 根据权利要求1所述的应用于随机存储器的ECC存储系统,其特征在于:所述随机存储器(2)数目至少2个,其中部分随机存储器(2)用于存储校验数据,其余随机存储器(2)用于存储非校验数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州国芯科技有限公司,未经苏州国芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310316679.0/1.html,转载请声明来源钻瓜专利网。