[发明专利]一种噪声电流补偿电路有效
申请号: | 201110449322.0 | 申请日: | 2011-12-28 |
公开(公告)号: | CN102496384A | 公开(公告)日: | 2012-06-13 |
发明(设计)人: | 柏娜;朱贾峰;李瑞兴;周红刚;彭春雨 | 申请(专利权)人: | 东南大学 |
主分类号: | G11C11/413 | 分类号: | G11C11/413 |
代理公司: | 南京苏高专利商标事务所(普通合伙) 32204 | 代理人: | 柏尚春 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 噪声 电流 补偿 电路 | ||
1.一种噪声电流补偿电路,其特征在于:包括第一PMOS管P1、第二PMOS管P2、第三PMOS管P3、第四PMOS管P4、第五PMOS管P5、第六PMOS管P6、第七PMOS管P7、第一NMOS管N1、第二NMOS管N2、第三NMOS管N3、第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第七NMOS管N7和第八NMOS管N8,其中:
第一PMOS管P1的源端连电源电压VDD,其漏端与第二输入输出端B相连,其栅端与第二PMOS管P2的漏端相连;所述第二PMOS管P2的源端与电源电压VDD相连,第二PMOS管P2的栅端与第三NMOS管N3的栅端相连并与控制信号CON相连;所述第三NMOS管N3的源端与第三PMOS管P3的源端相连并与第二PMOS管P2的漏端相连,第三NMOS管N3的漏端与第三PMOS管P3的漏端相连;所述第三PMOS管P3的栅端与控制信号CON的互补信号CONF相连;所述第四PMOS管P4的漏端和第四NMOS管N4的漏端相连并与第三PMOS管P3的漏端相连;第四PMOS管P4的源端与电源电压VDD相连,第四PMOS管P4的栅端与第五PMOS管P5的栅端相连并与第七PMOS管P7的栅端相连;所述第五PMOS管P5的栅端与其漏端相连并与第五NMOS管N5的漏端相连,第五PMOS管P5的源端与电源电压VDD相连;第四NMOS管N4的栅端与第七NMOS管N7的栅端相连并直接与第二输入输出端B相连,第五NMOS管N5的栅端直接与第二输入输出端A相连,第四NMOS管N4的源端与第五NMOS管N5的源端相连并与第八NMOS管N8的漏端相连;第七PMOS管P7的源端直接与电源电压VDD相连,第七PMOS管P7的漏端与第七NMOS管N7的漏端相连,第七NMOS管N7的源端也与第八NMOS管N8的漏端相连;第八NMOS管N8的栅端与控制信号CON相连,其源端与电源地VSS直接相连;第六PMOS管P6的源端与第六NMOS管N6的源端相连并与第七NMOS管N7的漏端相连,第六PMOS管P6的漏端与第六NMOS管N6的漏端相连并与第一NMOS管N1的栅端相连;所述第六PMOS管P6的栅端与控制信号CONF直接相连,第六NMOS管N6的栅端与控制信号CON直接相连;第二NMOS管N2的栅端也与控制信号CONF直接相连,第二NMOS管N2的源端直接与电源地VSS相连,其漏端与NMOS管N1的栅端相连;所述第一NMOS管N1的源端与电源地VSS直接相连,其漏端则与第二输入输出端B直接相连;
此外,第一PMOS管P1、第二PMOS管P2、第三PMOS管P3、第四PMOS管P4、第五PMOS管P5、第六PMOS管P6和第七PMOS管P7的体端均与电源电压VDD相连;第一NMOS管N1、第二NMOS管N2、第三NMOS管N3、第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第七NMOS管N7和第八NMOS管N8的体端均与电源地VSS相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110449322.0/1.html,转载请声明来源钻瓜专利网。