专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果271619个,建议您升级VIP下载更多相关专利
  • [发明专利]快闪存储器控制器、其纠错控制器及其方法和系统-CN200910136250.7有效
  • 钟胜民;钟逸呈 - 财团法人工业技术研究院
  • 2009-05-04 - 2010-06-30 - G11C29/42
  • 本发明涉及一种快闪存储器控制器、其纠错控制器及其方法和系统,其中本发明的纠错控制器包含纠错编码器、纠错分割器、纠错构造器和纠错解码器。该纠错编码器根据欲储存于快闪存储器的信息数据产生不同长度的第一纠错数据。该纠错分割器根据每一第一纠错数据的长度将每一第一纠错数据分割成一个或多个纠错片段。该纠错构造器针对每一从该快闪存储器读取的信息数据,合并一个或多个所述纠错片段以产生第二纠错数据。该纠错解码器利用该纠错构造器产生的该纠错数据纠正该信息数据的错误。
  • 闪存控制器纠错码及其方法系统
  • [发明专利]一种基于纠错与低轮AES的加密方法及系统-CN201510166284.6有效
  • 金西;彭波;王天祺 - 中国科学技术大学
  • 2015-04-09 - 2017-12-22 - H04L9/06
  • 本发明公开了一种基于纠错与低轮AES的加密方法及系统,相关系统包括低轮AES加密模块,用于利用获取到的AES高级加密标准密钥对输入的数据进行低轮AES加密,获得AES密文数据;纠错编码模块,用于根据AES密文数据长度与纠错长度的差值,生成一个该差值长度的纠错编码密钥,并将该纠错编码密钥与AES密文数据拼接后进行纠错编码,获得纠错编码结果;舍弃该纠错编码结果中的纠错编码密钥,获得经过加密及纠错后的数据本发明公开的方法及系统,可以在具有误码、需要纠错的应用中以较小的计算资源消耗(包括软件计算时的CPU时间消耗,硬件计算时的面积、功耗消耗)实现较好的AES加密性能。
  • 一种基于纠错码aes加密方法系统
  • [发明专利]编码装置-CN200510052985.3有效
  • 永井宏树 - 三洋电机株式会社
  • 2005-03-04 - 2005-09-21 - G11B20/10
  • 本发明提供一种谋求编码处理的进一步高速化的编码装置,其中具有:进行所述错误检测编码的生成的错误检测编码生成部;进行所述加扰处理的加扰处理部;进行所述第一纠错的生成的第一纠错生成部;和进行所述第二纠错的生成的第二纠错生成部;具有并列化处理所述错误检测编码生成部、所述加扰处理部、所述第一纠错生成部、所述第二纠错生成部中的任一处理的编码控制部。
  • 编码装置
  • [发明专利]一种提高闪存芯片纠错使用效率的方法、系统及控制器-CN201210372642.5无效
  • 邹粤林;张彤 - 邹粤林
  • 2012-09-29 - 2013-02-13 - G06F11/10
  • 本发明公开了一种提高闪存芯片纠错使用效率的方法,包括:在用户写入数据时,首先对待写入数据的每一帧数据依次进行纠错编码操作,以得到纠错编码帧数据,然后在二维写缓存器模块中写进、暂存、读出纠错编码帧数据,最后在对读出的纠错编码帧数据指定了闪存芯片的存储页面后,将纠错编码帧数据写入指定的存储页面;在用户读取数据时,首先在二维读缓存器模块中写进、暂存、读出从存储页面读取的数据帧,然后对读出的数据帧进行纠错解码操作本方法、系统及其控制器提高纠错使用效率时简单方便,实现成本小,且更能优化固态存储系统的可靠性和使用寿命。
  • 一种提高闪存芯片纠错码使用效率方法系统控制器
  • [发明专利]纠错生成方法、装置、设备及存储介质-CN202210645965.0在审
  • 欧兆熊;徐达人 - 阿里巴巴(中国)有限公司
  • 2022-06-09 - 2022-09-27 - H03M13/03
  • 本申请实施例提供了纠错生成方法、装置、设备及存储介质,应用于服务器设备,涉及存储部件,所述存储部件具有纠错能力,所述方法包括:接收针对数据处理的写命令,获取所述写命令所携带的用户数据;在对所述用户数据进行纠错编码的过程中,在针对纠错的单个码长单元内对所述用户数据执行多次纠错编码操作,得到针对所述用户数据的纠错码字;所述纠错码字的码长大于所述用户数据的数据长度。在经过多次纠错操作得到的纠错码字的码长将会大于用户数据的数据长度,基于纠错的码长大于用户数据的数据长度,实现对小颗粒的访问和高纠错能力的双重需求。
  • 纠错码生成方法装置设备存储介质
  • [发明专利]一种降低闪存芯片数据写操作功耗的方法-CN201110146489.X无效
  • 孙飞;张彤 - 孙飞
  • 2011-06-02 - 2011-11-02 - G11C16/02
  • 一种降低闪存芯片数据写入功耗的方法,通过预编码处理改变用户数据并引入相应的预编码数据冗余,然后对此预编码输出进行纠错编码操作以产生相应的纠错冗余,其目的为减少相应闪存数据写入功耗,最后将预编码输出与纠错冗余一起写入闪存芯片中的页面;给定闪存芯片可靠率范围以及相应所需的纠错冗余量,当估计或检测所得的闪存芯片可靠率落入给定闪存芯片可靠率范围内,可得到纠错冗余量,以此来动态调整纠错编码操作;同时,从页面本身所含的固定冗余存储空间内减去所需的纠错冗余量,即可得到预编码冗余量以此来动态调整预编码操作;利用闪存芯片的数据写入功耗与所写数据内容直接相关的特点,非常有效地降低了闪存芯片写操作功耗。
  • 一种降低闪存芯片数据操作功耗方法
  • [发明专利]纠错编码方法-CN200610098596.9有效
  • 张成海;罗秋科;王毅;黄燕滨;张铎;施煜 - 中国物品编码中心
  • 2006-07-12 - 2006-12-27 - H03M13/05
  • 本发明公开了一种纠错编码方法,包括:步骤1,根据数据码字的数量及纠错等级计算纠错字的数量;步骤2,判断纠错字的数量是否大于32,是,执行步骤3;否则,执行步骤4;步骤3,根据预先设定的分块表对所述数据码字及纠错字进行分块;步骤4,建立数据码字的多项式及纠错字的生成多项式,并对该数据码字的多项式及纠错字的生成多项式进行代数运算,获得纠错字;步骤5、根据数据码字及相应的纠错字进行纠错编码。采用本发明,可以大大减小纠错译码时的计算量,降低纠错算法的复杂度,节省纠错译码的时间,提高收信端的工作效率,提高其工作性能。
  • 纠错编码方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top