专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果312707个,建议您升级VIP下载更多相关专利
  • [发明专利]一种双模8访存地址计算方法-CN201610854766.5有效
  • 胡孔阳;李岩;胡海生;贾光帅;王媛;刘小明 - 中国电子科技集团公司第三十八研究所
  • 2016-09-27 - 2019-09-10 - G06F12/02
  • 本发明涉及一种双模8访存地址计算方法,包括:依据矩阵的类型选择相应的双模8访存地址计算公式;根据矩阵转置前的规模配置相应的基地址偏移地址;通过计算后产生4个或8个有效地址,并以该地址读取一组矩阵转置前的数据;根据矩阵转置后的规模配置相应的基地址偏移地址;通过计算后产生4或8个有效地址,并以该地址写入一组矩阵转置后的数据;将基地址加1,作为新一轮的基地址;判断矩阵是否转置完毕,若判断结果为是,则进入下一步本发明通过单字双模8访存地址计算可以缩短实数矩阵转置执行周期;通过双字双模8访存地址计算可以缩短虚数矩阵转置执行周期。
  • 一种双模地址计算方法
  • [发明专利]用于通信系统的交织/解交织设备和方法-CN00800467.6有效
  • 金闵龟;金炳朝;李永焕 - 三星电子株式会社
  • 2000-04-03 - 2004-01-28 - H03M13/27
  • 一种产生L个地址的设备,该L个地址的数目小于2m×Ng个虚拟地址,该设备用于从其中存储L个数据位的交织器存储器中读取数据,该设备包括:Ng个PN生成器,每个生成器都包括m个存储器;一地址生成器,用于将一偏移值附加到所述输入数据尺寸,以提供其尺寸为2m的倍数的虚拟地址,并利用尺寸为2m地址生成区在该地址生成区中产生不对应于所述偏移值的地址;以及用于利用从所述地址生成区产生的地址从所述交织器存储器中读取所述输入数据的装置。
  • 用于通信系统交织设备方法
  • [发明专利]内存测试方法、装置及电子设备-CN202111448794.4在审
  • 卢双堂;许志豪 - 新华三技术有限公司合肥分公司
  • 2021-11-30 - 2022-03-01 - G06F11/22
  • 本发明涉及内存测试技术领域,具体涉及内存测试方法、装置及电子设备,所述方法包括获取目标内存的故障物理地址以及预设地址偏移量;基于所述故障物理地址以及所述预设地址偏移量,确定故障物理地址范围;将所述故障物理地址范围内所有物理地址的属性设置为锁定;将所述故障物理地址范围转换为虚拟地址范围;基于所述虚拟地址范围对所述目标内存进行内存测试。通过利用故障物理地址对目标内存中的测试对象进行筛选,仅针对故障物理地址范围进行测试而不需要整体测试,缩小内存测试范围,且内存故障耦合和多重写入故障表现使得内存故障发生在相邻行列范围,因此针对故障物理地址范围进行测试可以保证测试结果的可靠性
  • 内存测试方法装置电子设备
  • [发明专利]一种芯片架构及指令集-CN202310420911.9在审
  • 朱琳琳;金银军;胡东纯;翟淑琴 - 四川科道芯国智能技术股份有限公司
  • 2023-04-19 - 2023-07-18 - G06F9/30
  • 本申请涉及一种芯片架构及指令集,芯片架构包括:块寄存器、块内偏移寄存器、通用寄存器、特殊寄存器和代码地址映射器。现有的芯片架构中一般包括通用寄存器和特殊寄存器这两类,通用寄存器存放任意变量,特殊寄存器存放有含义的特殊值,本申请将现有芯片架构中的PC指针寄存器替换为块寄存器和块内偏移寄存器,块寄存器用于存放当前执行块的起始地址,块内偏移寄存器用于存放当前执行语句的块内相对地址。本申请的技术方案,处理器在取指令时,通过代码地址映射器将块寄存器和块内偏移寄存器中的两个值快速相加即可合成得到当前执行语句的实际地址,从而完成取指功能。
  • 一种芯片架构指令
  • [发明专利]一种基于DMA的输入层地址非对齐问题的解决方法-CN202210023067.1在审
  • 李岩 - 合肥君正科技有限公司
  • 2022-01-10 - 2023-07-18 - G06F13/28
  • 本发明提供一种基于DMA的输入层地址非对齐问题的解决方法,所述方法在DMA地址非64对齐的情况下,仅需将DMA每个数据块对应的偏移量Yi记录下来,即能够根据DMA每个数据块的目的地址+偏移量Yi的方式来取到每个数据块的真实数据:当偏移量Yi大于等于0时,则DMA第i块数据的源地址=DMA第i‑1块数据的源地址+align64(Xi‑1),Xi‑1表示DMA第i‑1块数据的真实数据量字节数;当偏移量Yi小于0时,则DMA第i块数据的源地址=DMA第i‑1块数据的源地址+align64(Xi‑1)‑64,相应的也需对偏移量克服由运用DMA搬运数据带来的输入FeatureMap宽度需16对齐的限制,解决在输入层地址非对齐的情况下,使用DMA正确的搬运数据。
  • 一种基于dma输入地址对齐问题解决方法
  • [发明专利]主机命令的执行方法及装置-CN202110289034.7在审
  • 吴柏纬 - 慧荣科技股份有限公司
  • 2021-03-18 - 2022-09-27 - G06F3/06
  • 本发明涉及一种主机命令的执行方法及装置,该方法由闪存控制器中的主机接口实施,包含:侦测是否存在默认数目的连续的主机长写入命令,每个主机长写入命令所指示的第一起始逻辑区块地址编号不对齐于闪存模块中的一个超页面的首个物理页面;如果是,计算偏移量,使得主机写入命令所指示的第二起始逻辑区块地址编号加上偏移量后能够对齐一个超页面的首个物理页面;并且在逻辑区块地址位移表中存储记录,包含第二起始逻辑区块地址编号和偏移量的信息。由此,本发明通过如上所述的记录,可避免后续的主机命令所请求的起始逻辑区块地址编号不对齐。
  • 主机命令执行方法装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top