专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1661733个,建议您升级VIP下载更多相关专利
  • [发明专利]一种用于LDPC码的循环移位网络系统及循环移位方法-CN202011144970.0有效
  • 张丽雅;赵旭莹;张达;石晶林 - 中国科学院计算技术研究所
  • 2020-10-23 - 2023-08-08 - H03M13/11
  • 本发明提供一种用于LDPC码的循环移位网络系统,包括:数据输入模块,用于提供384比特输入序列;配置模块,用于根据LDPC的右移参数以及扩展因子配置右移模块和左移模块的右移值和左移值;右移模块,用于将所述输入序列的数据按照所配置的右移值进行右移,得到右移后的384比特右移结果;左移模块,用于将所述输入序列的数据按照所配置的左移值进行左移,得到左移后的384比特左移结果;合并信号计算模块,用于将所述左移模块的左移值映射为一个384比特的合并信号;数据合并模块,用于根据所述合并信号,将右移后的384比特右移结果和左移后的384比特左移结果进行合并,得到384比特循环移位结果。
  • 一种用于ldpc循环移位网络系统方法
  • [发明专利]前馈卷积码的分段并行编码方法-CN201110305057.9有效
  • 张在琛;张树剑;余旭涛 - 东南大学
  • 2011-10-11 - 2012-03-28 - H03M13/23
  • 前馈卷积码的分段并行编码方法,由多个串行前馈卷积编码器对输入的信息比特序列并行编码,将输入的待编码信息比特序列分段,并分别应用一个串行前馈卷积编码器来进行编码,每段信息比特序列称为一个块,由分段时重叠比特,或编码后补充输入全0比特,产生重叠,根据重叠的部分对各串行前馈卷积编码器的编码结果串联,作为并行前馈卷积编码的最终输出。本发明在将信息序列分块的基础上,充分利用前馈卷积编码器的特点,减少资源占用和功耗,提高编码吞吐量。
  • 卷积码分段并行编码方法
  • [发明专利]采用卷积Turbo码编码的方法及系统-CN200910159320.0无效
  • 王海;郑旭峰;吴起 - 北京三星通信技术研究有限公司;三星电子株式会社
  • 2009-07-13 - 2011-01-26 - H03M13/23
  • 本发明公开了一种采用卷积Turbo码编码的方法及系统,对输入的原始信息比特序列进行编码,得到编码后的原始信息比特序列以及校验比特序列后,进行交织处理后,映射到星座图上发送,在进行交织处理之前,同时或之后,该方法还包括:对编码后的原始信息比特序列进行加扰,使在映射时交织后的原始信息比特序列形成的不同组单元的比特可靠性平均,或/和对编码后的校验比特序列进行加扰,使在映射时交织后的校验比特序列形成的不同组单元的比特可靠性平均本发明提供的方法及系统在进行Turbo编码时,能够提高后续映射星座图的比特可靠性的杂散分布特性。
  • 采用卷积turbo编码方法系统
  • [发明专利]适应均衡装置和适应均衡方法-CN200410077010.1无效
  • 山本明;宫下晴旬 - 松下电器产业株式会社
  • 2004-09-09 - 2005-03-16 - G11B20/10
  • 它根据重放信号的质量,通过选择器选择最大似然解码比特序列、维托毕解码过程中的临时解码比特序列、对均衡器(4)的输出进行二值化得到的比特序列以及对均衡器(4)的输入进行二值化得到的比特序列中的任意一个。另外,在选择器中,为了与由上述选择器选择的比特序列(b)的定时符合,而选择延迟调整了的均衡器(4)的输出、均衡器(4)的输入。然后,系数适应控制器(8)根据上述比特序列(b)、上述延迟调整了的均衡器(4)的输出、上述延迟调整了的均衡器(4)的输入,更新在上述均衡器(4)中使用的间隔系数,使得最大似然解码时的误差极小化。
  • 适应均衡装置方法
  • [发明专利]一种极化码的译码系统及方法-CN202310333163.0在审
  • 甘前超;程健 - 南京新基讯通信技术有限公司
  • 2023-03-30 - 2023-07-14 - H03M13/13
  • 本发明提供一种极化码的译码系统及方法,包括:输入模块,用于获取得到目标信道的u序列以及u序列对应的似然比软信息值;划分模块,连接输入模块,用于将u序列划分为第一比特序列和第二比特序列;第一译码模块,连接划分模块,用于根据似然比软信息值从第一比特序列中的第一个信息比特开始译码,得到第一译码结果;第二译码模块,分别连接划分模块和第一译码模块,用于基于第一译码结果对第二比特序列中的信息比特进行译码。有益效果:本发明通过直接从第1个信息比特开始进行译码,同时采用两阶段译码结构,基于第一段译码结果进行第二阶段的译码,节省译码时间,减少译码所需的存储空间,降低运算量,进而有效地降低芯片功耗和面积。
  • 一种极化译码系统方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top