专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果342176个,建议您升级VIP下载更多相关专利
  • [发明专利]一种频率合成器、频率合成方法、电子设备及存储介质-CN201911326845.9在审
  • 陈松;李雪林;肖伟;陈豪 - 中兴通讯股份有限公司
  • 2019-12-20 - 2021-06-22 - H03L7/18
  • 本发明实施例涉及通信领域,公开了一种频率合成器、频率合成方法、电子设备及存储介质。本发明中,频率合成器包括:参考晶振、整数频率合成器电路和小数频率合成器电路;参考晶振用于为整数频率合成器电路提供参考时钟信号;整数频率合成器电路用于为小数频率合成器电路提供参考时钟信号,供小数频率合成器电路根据参考时钟信号得到鉴相频率小数频率合成器电路用于根据鉴相频率生成小数杂散值大于预设阈值的频率信号,通过将整数频率合成器的输出作为小数频率合成器的参考时钟,简化了电路结构、降低了控制难度,并保证了小数频率合成器电路鉴相频率可灵活变更,进而输出不同频率信号时都能实现良好的小数杂散规避,提升输出信号的频谱质量。
  • 一种频率合成器合成方法电子设备存储介质
  • [发明专利]一种快速自动频率校准装置及方法-CN202010534955.0在审
  • 胡昂 - 连云港坤芯微电子科技有限公司
  • 2020-06-12 - 2021-12-17 - H03L7/099
  • 本发明公开了一种快速自动频率校准装置及方法,采用整数周期计算单元和小数周期计算单元分别对参考频率信号周期内VCO频率信号的整数周期个数和小数周期个数进行计数,其中通过反相延迟采样电路对VCO频率信号进行多次反相延迟处理,参考频率信号对反相延迟信号进行采样,基于采样信号计算参考频率信号与其后面邻近的VCO频率信号上升沿之间的差值,并基于所述差值确定参考频率信号周期内VCO频率信号的小数周期个数;整数周期个数和小数周期个数相加,能够快速且准确地获取参考频率信号周期内VCO频率信号的完整周期个数,进一步生成控制逻辑字控制校准压控振荡器的输出频率。有效地降低了校准时间,能够满足高性能快速频率校准系统的应用要求。
  • 一种快速自动频率校准装置方法
  • [实用新型]一种快速自动频率校准装置-CN202021092257.1有效
  • 胡昂 - 连云港坤芯微电子科技有限公司
  • 2020-06-12 - 2020-12-25 - H03L7/099
  • 本实用新型公开了一种快速自动频率校准装置,采用整数周期计算单元和小数周期计算单元分别对参考频率信号周期内VCO频率信号的整数周期个数和小数周期个数进行计数,其中通过反相延迟采样电路对VCO频率信号进行多次反相延迟处理,参考频率信号对反相延迟信号进行采样,基于采样信号计算参考频率信号与其后面邻近的VCO频率信号上升沿之间的差值,并基于所述差值确定参考频率信号周期内VCO频率信号的小数周期个数;整数周期个数和小数周期个数相加,能够快速且准确地获取参考频率信号周期内VCO频率信号的完整周期个数,进一步生成控制逻辑字控制校准压控振荡器的输出频率。有效地降低了校准时间,能够满足高性能快速频率校准系统的应用要求。
  • 一种快速自动频率校准装置
  • [发明专利]小数分频电路及采用该电路的接口时钟分频电路-CN201910322516.0有效
  • 仝传连;刘慧 - 小华半导体有限公司
  • 2019-04-22 - 2022-09-23 - H03K23/68
  • 本发明涉及一种小数分频电路,其中所述小数分频电路的分频因子包括整数部分ARR和小数部分,其中所述小数分频电路的输出频率fcko为:fcko<:Sub>=fcki/(ARR+(FRACT/2n)),其中fcki为输入频率,FRACT为小数部分乘以2n以后的整数舍入值,并且n为正整数。此外,本发明还涉及一种接口时钟分频电路以及一种用于运行小数分频电路的方法。通过本发明,可以精准地通过分频产生所期望的各种目标频率,而不需要额外的晶振锁相环,而是可直接使用例如MCU系统的系统时钟,从而降低芯片的面积及功耗。
  • 小数分频电路采用接口时钟
  • [实用新型]一种减小小数分频整数边界杂散的锁相频率合成器-CN202223521092.7有效
  • 陆庄;焦新年;王秀轮;朱松涛;赵频 - 石家庄东泰尔通信技术有限公司
  • 2022-12-28 - 2023-05-09 - H03L7/18
  • 本实用新型提供了一种减小小数分频整数边界杂散的锁相频率合成器,包括参考频率源用于发送参考频率信号至整数分频锁相单元;整数分频锁相单元用于根据参考频率信号对第一输出信号的频率进行调整,并将调整后的第一输出信号发送至滤波放大模块;滤波放大模块用于对第一输出信号进行滤波放大处理,并将处理后的第一输出信号发送至小数分频锁相单元;小数分频锁相单元用于根据第一输出信号对第二输出信号的频率进行调整,并输出调整后的第二输出信号;监控模块用于将第一分频参数、第二分频参数发送至整数分频锁相单元,将第三分频参数发送至小数分频锁相单元。本实用新型调谐参数频率减小了小数分频整数边界杂散,降低了杂散信号对相邻信道的干扰。
  • 一种减小小数分频整数边界频率合成器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top