|
钻瓜专利网为您找到相关结果 11194060个,建议您 升级VIP下载更多相关专利
- [实用新型]处理器-CN202320098084.1有效
-
葛军
-
西安触点电子科技有限公司
-
2023-02-01
-
2023-06-09
-
G06F1/18
- 本实用新型公开了处理器,涉及处理器相关技术领域,包括处理器机体,处理器机体的一端固定安装有固定板,处理器机体的上表面开设有滑槽,滑槽,滑槽的内部转动安装有螺纹杆,螺纹杆的外侧壁设有挤压块,固定板的两端外侧壁均开设有凹槽在将处理器安装在人机交互平台的内部时,首先在人机交互平台的内部开设有与处理器相关联的卡槽,然后将处理器安装在卡槽内,转动螺纹杆使螺纹杆带动挤压块移动,紧接着利用挤压块的作用力使卡扣板对卡槽的内壁进行挤压,实现处理器的安装,从而改变传统的通过转动多个螺丝来安装处理器的方式,提高了处理器的拆装速率。
- 处理器
- [实用新型]处理器-CN200620013965.5无效
-
戴文钟
-
深圳市昭营科技有限公司
-
2006-05-11
-
2007-05-23
-
G06F11/34
- 本实用新型公开了一种处理器,要解决的技术问题是预警处理器的剩余使用寿命,本实用新型采用以下技术方案:一种处理器,具有控制电路,控制电路包括控制单元、算术及逻辑运算单元,所述控制电路的控制单元分别连接有除频电路和时间计数器,本实用新型与现有技术相比,除频电路持续发出的复数个高频频率,并顺序转换为时间单位,计数器将时间单位逐一累加成为使用时间,当处理器检测到使用时间已达一预设使用时间,控制电路便可发出警告,真实地反映出处理器之使用时间,令使用者可在中央处理器超过使用寿命前,实时采取预防措施。
- 处理器
- [发明专利]处理器-CN201480079662.0在审
-
刘小成;黄显洛;赵育青
-
华为技术有限公司
-
2014-09-09
-
2017-02-22
-
G06F9/00
- 一种处理器(100),该处理器(100)包括:至少一个执行单元组(121,122,12k),该至少一个执行单元组(121,122,12k)中的每个执行单元组包括串联连接的多个执行单元;以及至少一个资源单元该处理器通过将执行单元组内的各个执行单元串联连接,以及将资源单元与一个或多个执行单元组串联连接,能够使得仅有少量的执行单元直接与资源单元连接,避免了资源单元处的布线拥塞以及由此导致的信号干扰,从而能够减小芯片布线面积
- 处理器
- [发明专利]处理器-CN200880101550.5有效
-
詹姆斯·A·D·W·安德森
-
雷丁大学
-
2008-05-30
-
2010-08-11
-
G06F15/82
- 一种处理装置包含每一个布置成执行指令的多个处理器(12)、和布置成在所述处理器之间传送数据和控制令牌的总线(20)。每个处理器(12)被布置成,如果它经由所述总线接收到控制令牌,就执行指令,并且,一旦执行了指令,就对数据执行操作以标识将是数据目标处理器的任何处理器(12),并将输出数据发送给任何标识数据目标处理器,以标识将是控制目标处理器的任何处理器,并将控制令牌发送给任何标识控制目标处理器。
- 处理器
- [发明专利]处理器-CN201180003728.4有效
-
森下广之
-
松下电器产业株式会社
-
2011-07-06
-
2012-05-30
-
G06F9/52
- 提供能够保持多个指令与一个读出指令之间的依存关系的处理器。执行多个线程的处理器具有:设定单元,在执行一个线程中的确保向存储器区域完成了写入的位置上存在的指令时,对表示是否向该存储器区域完成了写入的利用信息,设定表示该一个线程向该存储器区域完成了写入之意的内容,上述一个线程向上述存储器区域进行写入,上述存储器区域由上述一个线程与另一线程共同利用;以及控制单元,在上述利用信息表示上述一个线程向上述存储器区域完成了写入的情况下,执行另一线程读出上述存储器区域中存在的数据的读出指令,在上述利用信息表示上述一个线程向上述存储器区域完成了写入的情况下,抑制执行该读出指令。
- 处理器
- [发明专利]处理器-CN201080021569.6有效
-
森下广之
-
松下电器产业株式会社
-
2010-05-18
-
2012-04-25
-
G06F9/38
- 本发明的目的在于提供一种处理器,能够一并实现针对一个命令流的性能保证和针对其它命令流的高响应性。一种具有L个(L为2以上的整数)运算器的处理器,具有:命令缓冲器,被分别输入M个(M为2以上的整数)命令流,包含M×Z个命令存储区域,以用来存储构成各命令流的Z个(Z为2以上的整数,且满足M×Z为L以上)命令;顺序信息保存单元,保存顺序信息,该顺序信息是对所述命令缓冲器内的所述M×Z个命令存储区域赋予了顺序的信息;提取单元,用于提取在所述命令缓冲器的所述M×Z个命令存储区域中存储的命令;以及控制单元,使所述提取单元按照基于所述顺序信息的顺序,从在所述M×Z个命令存储区域中存储的成为可执行状态的所有命令中提取L个命令,并将提取出的每个命令输入到不同运算器中。
- 处理器
- [发明专利]处理器-CN201080020018.8有效
-
山名智寻
-
松下电器产业株式会社
-
2010-04-23
-
2012-04-18
-
G06F9/38
- 处理器具备:指令缓冲器(401)~(403),保存向多个运算器发放的预定的多个指令;依赖关系检测部(431,432),检测第1依赖关系和第2依赖关系,决定指令缓冲器存储的多个指令之中,没有第1依赖关系及第2依赖关系的任一个依赖关系的指令的组,来作为能够发放给多个运算器的指令的组,上述第1依赖关系是存在于指令缓冲器中所存储的任意2个指令间的依赖关系,上述第2依赖关系是存在于指令缓冲器中所存储的各指令和已发放的各指令之间的依赖关系;以及分配部(441)~(443),将决定出的组中包含的指令发放给多个运算器。
- 处理器
- [发明专利]处理器-CN200680017813.5有效
-
细木哲
-
松下电器产业株式会社
-
2006-03-09
-
2008-05-14
-
G06F9/38
- 本发明的处理器(101)具备:指令缓冲器(102),保持可并列执行的指令组;指令解释单元(103),可同时解释指令组的一部分或全部;指令发出控制单元(111),检测在指令组中是否存在阻碍同时执行指令组的原因,在存在原因的情况下依次供给指令组的指令,在不存在原因的情况下控制指令缓冲器(102)将指令组向指令解释部(103)供给,以将指令组的所有指令同时供给。
- 处理器
|