专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3921402个,建议您升级VIP下载更多相关专利
  • [实用新型]多浮点操作数加/减运算控制器-CN201320832586.9有效
  • 蔡启仲;柯宝中;李刚;邱盛成;李克俭 - 广西科技大学
  • 2013-12-13 - 2014-07-02 - G06F7/575
  • 一种多浮点操作数加/减运算控制器,包括命令及操作数写时序控制模块、操作数存储器、操作数读时序控制模块、运算与输出控制模块;该控制器应用FPGA设计硬连接控制电路,控制器被系统选中,在系统第1个WR的作用下发出写时序脉冲,在该时序脉冲控制下写入指令的命令和操作数,操作数存储在操作数存储器中;写入第1个操作数后,控制器发出读时序脉冲,在该时序脉冲控制下,自主完成指令所规定的运算;写操作数与读操作数进行运算的过程同步进行;最后1个操作数写入后,系统可转去处理其他指令程序;命令执行结束向系统发出信号,系统可以传输新的运算指令;控制器执行加/减运算命令过程中,系统可以读出中间结果和最终运算结果。
  • 浮点作数运算控制器
  • [发明专利]一种全连接层硬件加速装置及方法-CN202310222573.8在审
  • 沈强;陆金刚;方伟 - 浙江芯昇电子技术有限公司
  • 2023-03-09 - 2023-04-04 - G06N3/0464
  • 本发明公开了一种全连接层硬件加速装置,包括:预处理单元,用于判断是否为卷积层或全连接层,如为卷积层,则将该卷积相关的参数根据预设排列,生成相应的命令;如为全连接层,则先将全连接的系数进行重排,将重排后的全连接参数转成卷积的参数,然后生成相应的命令;外部存储单元,用于存储全连接操作所需的数据;处理单元,用于并行计算全连接层或卷积层。通过上述系数的转换,充分利用卷积硬核实现的并行计算,本发明主要通过预处理方式,将全连接转成卷积层,兼容该全连接层和卷积层的硬核计算方式,减少甚至不影响硬核计算的在线时间。
  • 一种连接硬件加速装置方法
  • [发明专利]利用终端管理传输网的方法-CN01132113.X无效
  • 李小伟 - 深圳市中兴通讯股份有限公司上海第二研究所
  • 2001-10-30 - 2003-05-14 - H04L12/24
  • 利用终端管理传输网的方法,涉及电信网络管理技术领域,该方法包括以下步骤首先根据实际应用将传统的网元管理层和网元层之间的命令的数据报,定义为具有一定格式的字符命令;其次在网元中设置可提供接入功能的模块及负责接收终端的管理命令符串的输入模块和用于将管理命令符串的执行结果打印到终端的输出模块;第三,在网元管理层模块中设置管理字符命令的模块并设置命令分析模块,安全管理模块;第四,所有网元的信息通过自定义的管理命令或使用GUI网管将这些信息数据存储在网元中。
  • 利用终端管理传输方法
  • [发明专利]一种PET控制网络通信系统及方法-CN201610513391.6有效
  • 徐驰 - 武汉数字派特科技有限公司
  • 2016-07-01 - 2019-09-10 - H04L29/08
  • 外部监控设备和PET监控模块;外部监控设备向PET监控模块发送数据请求消息;PET监控模块向外部监控设备发送数据报告消息,以及在接收到PET监控模块发送的数据请求消息后回复响应回复消息;消息包括消息类型、消息命令、参数个数和参数;消息类型为消息的数据交互方向的标识位;消息命令为消息的操作命令种类的标识位;参数个数为消息中查询或操作/命令涉及的参数的个数的标识位;参数包括消息查询或操作/命令涉及的参数的数据体及对应的参数特征码
  • 一种pet控制网络通信系统方法
  • [实用新型]一种与16位微处理器应用系统连接的定时器IP核-CN201520463415.2有效
  • 潘绍明;蔡启仲;李克俭;柯宝中 - 广西科技大学
  • 2015-06-30 - 2015-11-18 - G06F9/30
  • 一种与16位微处理器应用系统连接的定时器IP核,包括数据输入输出与命令分解存储控制模块,脉冲50分频器,定时处理控制模块,定时器溢出标志控制模块和输入门控选择控制模块;本实用新型应用FPGA设计定时器IP核硬连接控制电路,定时器IP核有15个16位定时器,其中14个能够组成7个32位定时器,一个命令设置一个定时器的工作模式,定时基准时钟分频倍数,工作状态控制;本实用新型除16位微处理器对定时器进行功能和状态设置、定时参数传输、读定时当前值操作之外,不占用16位微处理器程序执行时间;每个16位/32位定时器具有自动重新装载定时参数功能,提高了定时精度;能够满足数量众多定时器定时与定时控制系统的需求。
  • 一种16微处理器应用系统连接定时器ip

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top