[发明专利]用于将模拟神经网与FPGA路由组合在单片集成电路中的装置和方法在审
申请号: | 201980089143.5 | 申请日: | 2019-07-23 |
公开(公告)号: | CN113366502A | 公开(公告)日: | 2021-09-07 |
发明(设计)人: | J·L·麦科勒姆;J·W·格林;G·W·巴克 | 申请(专利权)人: | 美高森美SOC公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063;G06G7/161;G06J1/00 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 蔡悦 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用户可编程集成电路,该用户可编程集成电路包括用户可编程路由网络,该用户可编程路由网络包括能够由用户可编程元件选择性地彼此耦接的多个互连导体。多个矩阵矢量乘法器,每个矩阵矢量乘法器具有多条字线,每条字线耦接到用户可编程路由网络的互连导体中的一个互连导体中的不同的第一互连导体,字线与多条求和位线形成相交,每个相交处的可编程Vt晶体管具有连接到相交字线的栅极、连接到固定电势的源极和连接到相交求和位线的漏极。电荷‑脉冲宽度转换器电路与矩阵矢量乘法器中的每一个矩阵矢量乘法器相关联,每个矩阵矢量乘法器具有耦接到求和位线中的一条求和位线的输入,以及耦接到用户可编程路由网络的互连导体中的不同的第二互连导体的脉冲输出。 | ||
搜索关键词: | 用于 模拟 神经 fpga 路由 组合 单片 集成电路 中的 装置 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美高森美SOC公司,未经美高森美SOC公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201980089143.5/,转载请声明来源钻瓜专利网。