[发明专利]近似基-8布斯编码器及混合布斯编码的近似二进制乘法器有效

专利信息
申请号: 201911196421.5 申请日: 2019-11-29
公开(公告)号: CN110955403B 公开(公告)日: 2023-04-07
发明(设计)人: 贺雅娟;朱飞宇;衣溪琳;裴浩然;侯博文;张波 申请(专利权)人: 电子科技大学
主分类号: G06F7/46 分类号: G06F7/46
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 葛启函
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种近似基‑8布斯编码器,将传统的精确基‑8布斯编码中的“×3”用“×2”和“×4”代替,使近似基‑8布斯编码的所有部分积都能通过简单移位得到,大幅简化了编码电路。本发明还提出一种应用近似基‑8布斯编码器构成的混合布斯编码的近似二进制乘法器,将精确基‑4布斯编码与近似基‑8布斯编码方案相结合,在乘数的高权重部分,采用精确的基‑4布斯编码进行划分编码并根据编码生成对应的部分积;在乘数的低权重部分,采用近似基‑8布斯编码进行划分编码并根据编码生成对应的部分积;利用部分积压缩模块将编码模块产生的所有部分积进行压缩,利用最终求和模块将经过部分积压缩模块压缩后的所有部分积相加得到近似二进制乘法器的最终输出。
搜索关键词: 近似 编码器 混合 编码 二进制 乘法器
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201911196421.5/,转载请声明来源钻瓜专利网。

同类专利
  • 阵列电路的输入控制方法和阵列电路-202310416895.6
  • 李国嵩;王震宇 - 上海登临科技有限公司
  • 2023-04-19 - 2023-07-04 - G06F7/46
  • 本申请提供了一种阵列电路的输入控制方法和阵列电路,其中,该方法应用于阵列电路中的控制模块,控制模块与阵列电路中的乘法累加阵列电连接,该方法包括:获取乘法累加阵列的功耗变化率,若功耗变化率超出预设范围,则对乘法累加阵列进行输入控制,输入控制包括与功耗变化率对应的暂停或插入。在本申请中,在乘法累加阵列的功耗变化率超出预设范围时,通过暂停数据序列或插入预设数据序列至乘法累加阵列来减小电流变化率,平滑电流变化曲线,使大规模乘法累加阵列满足电器物理设计要求。
  • 全流水高吞吐率累加器及其数据处理方法-201910397285.X
  • 唐林怀;蔡刚;陈嘉民;黄志洪;赵思琦;屈心媛;郑勇 - 中科亿海微电子科技(苏州)有限公司;中国科学院电子学研究所
  • 2019-05-15 - 2023-06-30 - G06F7/46
  • 一种全流水高吞吐率累加器及其数据处理方法,累加器包括:加法器单元,包含n级流水线,具有两个数据输入端口A和B,用于对数据输入端口A和B的输入数据进行加法运算;输入延时模块,用于接收并缓存输入的原始数据;输出延时模块,用于缓存加法器单元输出的中间结果;第一输入选择网络,用于选择数据输入端口A的数据来源,该端口A的数据来源为输入延时模块、加法器单元及输出延时模块的输出数据之一;以及第二输入选择网络,用于选择数据输入端口B的数据来源,该端口B的数据来源为输入延时模块及输出延时模块的输出数据之一。实现数据处理的全流水化、高吞吐率和实时处理,解决了现有累加器吞吐率低、流水线阻塞以及需要大量缓存的问题。
  • 阵列输入策略的确定方法和系统-202310416891.8
  • 李国嵩 - 上海登临科技有限公司
  • 2023-04-19 - 2023-06-30 - G06F7/46
  • 本申请提供了一种阵列输入策略的确定方法和系统,其中,该方法包括:根据指示标记,计算乘法累加阵列的当前功耗值和当前功耗变化率,若当前功耗值不满足预设功耗条件,和/或以功耗变化率不满足预设功耗变化率条件,则调整多个阵列模块中至少一个阵列模块的指示标记,根据调整后的至少一个阵列模块的指示标记,确定乘法累加阵列的输入策略,输入策略用于指示阻塞至少一个阵列模块进行数据运算,或者,输入预设数据至至少一个阵列模块进行数据运算。在本申请中,通过阻塞或输入预设数据至乘法累加阵列来减小电流变化率,平滑电流变化曲线,使大规模乘法累加阵列满足电器物理设计要求。
  • 近似基-8布斯编码器及混合布斯编码的近似二进制乘法器-201911196421.5
  • 贺雅娟;朱飞宇;衣溪琳;裴浩然;侯博文;张波 - 电子科技大学
  • 2019-11-29 - 2023-04-07 - G06F7/46
  • 本发明提出一种近似基‑8布斯编码器,将传统的精确基‑8布斯编码中的“×3”用“×2”和“×4”代替,使近似基‑8布斯编码的所有部分积都能通过简单移位得到,大幅简化了编码电路。本发明还提出一种应用近似基‑8布斯编码器构成的混合布斯编码的近似二进制乘法器,将精确基‑4布斯编码与近似基‑8布斯编码方案相结合,在乘数的高权重部分,采用精确的基‑4布斯编码进行划分编码并根据编码生成对应的部分积;在乘数的低权重部分,采用近似基‑8布斯编码进行划分编码并根据编码生成对应的部分积;利用部分积压缩模块将编码模块产生的所有部分积进行压缩,利用最终求和模块将经过部分积压缩模块压缩后的所有部分积相加得到近似二进制乘法器的最终输出。
  • 一种基于布斯编码的16*8近似乘法器片上动态计算系统-202011480410.2
  • 刘波;张子龙;王梓羽;王学涛;钱俊逸;蔡浩;杨军;时龙兴 - 东南大学
  • 2020-12-15 - 2021-04-06 - G06F7/46
  • 本发明公开了一种基于布斯编码的16*8近似乘法器片上动态计算系统,属于计算、推算或计数的技术领域。本发明中,输入的运算数据经过数据预加载模块读出有效位宽;将读到的有效位宽再输入相应的数据计算模式动态预解析模块,根据有效位宽将输入数据分为不同的类型,并作为配置近似方案的重要依据;将此前得到的数据位宽输入容许误差计算模块,计算最大容许误差;近似乘法器结构动态配置运算模块根据数据类型给出基础近似方案;比较该方案对应误差与最大容许误差,根据比较结果不断调整近似方案,最终得到最适合的方案,算出近似结果。在误差容许范围内找到最适合的近似配置方案,实时对乘法运算进行动态配置,使精度和功耗的选择更加灵活。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top