[发明专利]FMCW调频源信号产生模块及延时控制方法有效

专利信息
申请号: 201911043964.3 申请日: 2019-10-30
公开(公告)号: CN110764074B 公开(公告)日: 2022-06-10
发明(设计)人: 张传胜;龚高茂;邓姣;赵海军 申请(专利权)人: 湖南迈克森伟电子科技有限公司
主分类号: G01S7/4911 分类号: G01S7/4911;G01S17/32;G01S17/58
代理公司: 暂无信息 代理人: 暂无信息
地址: 410205 湖南省长*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种FMCW调频源信号产生模块及延时控制方法,所述模块包括软核处理器Microblaze模块、DDR接口模块、DDR模块、AXI内部连接模块和两路调频源信号生成通道;DDR模块的输入输出端与DDR接口模块的输入输出端连接,DDR接口模块的输入输出端与AXI内部连接模块的输入输出端连接,AXI内部连接模块的输入输出端与软核处理器Microblaze模块的输入输出端连接。本发明实现了多档可调调频连续波信号调节和延时控制,可满足不同条件激光雷达测距的精度要求。
搜索关键词: fmcw 调频 信号 产生 模块 延时 控制 方法
【主权项】:
1.一种FMCW调频源信号产生模块,其特征在于,包括:/n软核处理器Microblaze模块、DDR接口模块、DDR模块、AXI内部连接模块和两路调频源信号生成通道;/n所述DDR模块的输入输出端与DDR接口模块的输入输出端连接,所述DDR接口模块的输入输出端与AXI内部连接模块的输入输出端连接,所述AXI内部连接模块的输入输出端与软核处理器Microblaze模块的输入输出端连接;/n第一调频源信号生成通道包括第一DMA读取模块、第一FIFO模块、第一串并转换和数据调序模块、多个第一输出串行器OSERDES模块和第一DAC模块;所述第一DMA读取模块的输入输出端与AXI内部连接模块的输入输出端连接,所述第一DMA读取模块的输出端与第一FIFO模块的输入端连接,第一FIFO模块的输出端与第一串并转换和数据调序模块的输入端连接,第一串并转换和数据调序模块的输出端分别与多个第一输出串行器OSERDES模块的输入端连接,每个第一输出串行器OSERDES模块的输出端均与第一DAC模块的输入端连接;/n第二调频源信号生成通道包括第二DMA读取模块、第二FIFO模块、数据延迟处理模块、第二串并转换和数据调序模块、多个第二输出串行器OSERDES模块和第二DAC模块;所述第二DMA读取模块的输入输出端与AXI内部连接模块的输入输出端连接,所述第二DMA读取模块的输出端与第二FIFO模块的输入端连接,第二FIFO模块的输出端与数据延迟处理模块的输入端连接,数据延迟处理模块的输出端与第二串并转换和数据调序模块的输入端连接,第二串并转换和数据调序模块的输出端分别与多个第二输出串行器OSERDES模块的输入端连接,每个第二输出串行器OSERDES模块的输出端均与第二DAC模块的输入端连接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南迈克森伟电子科技有限公司,未经湖南迈克森伟电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201911043964.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top