[发明专利]一种基于FPGA控制的UFS存储阵列系统及数据传输方法有效
申请号: | 201910366882.6 | 申请日: | 2019-05-05 |
公开(公告)号: | CN110069443B | 公开(公告)日: | 2023-02-03 |
发明(设计)人: | 赵鑫鑫;姜凯;李朋 | 申请(专利权)人: | 山东浪潮人工智能研究院有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/12;G06F13/16 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜明 |
地址: | 250100 山东省济南市高新*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及存储器设计领域,具体提供了一种基于FPGA控制的UFS存储阵列系统及数据传输方法。该系统由usb type c接口、若干UFS存储芯片和FPGA组成,FPGA上设置有雷电3 slave模块、雷电3 master模块、MicroBlaze软核模块、地址映射模块、数据通道模块、写通道ddr控制器模块和读通道ddr控制器模块,基于该系统实现了数据传输方法。与现有技术相比,本发明的一种基于FPGA控制的UFS存储阵列系统,利用UFS芯片的全双工的特点,结合读写双路DDR通道和全双工工作状态的雷电3接口,实现存储阵列的全双工功能,使存储阵列适应现代操作系统频繁读写的特性,具有良好的推广价值。 | ||
搜索关键词: | 一种 基于 fpga 控制 ufs 存储 阵列 系统 数据传输 方法 | ||
【主权项】:
1.一种基于FPGA控制的UFS存储阵列系统,其特征在于,该系统由usb type c接口、若干UFS存储芯片和FPGA组成,FPGA上设置有雷电3 slave模块、雷电3 master模块、MicroBlaze软核模块、地址映射模块、数据通道模块、写通道ddr控制器模块和读通道ddr控制器模块;usb type c接口用于连接上位机,上位机将数据的读写擦命令通过GHT接口传送给雷电3 slave模块,雷电3 slave模块用于将接收到的命令传送给MicroBlaze软核模块,MicroBlaze软核模块用于将上位机发送的命令转换成自定义指令后下发给地址映射模块,同时也完成将FPGA侧的工作状态反馈给上位机的任务;地址映射模块用于接收MicroBlaze软核模块下发的命令,完成指令中阵列地址到底层各UFS存储芯片逻辑block地址的映射,之后地址映射模块将命令传送给数据通道模块;数据通道模块用于对数据进行整形,整形后的数据通过HP接口和若干UFS存储芯片进行数据的交互,写通道ddr控制器模块和读通道ddr控制器模块分别用于执行写操作和读操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东浪潮人工智能研究院有限公司,未经山东浪潮人工智能研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910366882.6/,转载请声明来源钻瓜专利网。