[发明专利]一种时序/增益控制设备有效

专利信息
申请号: 201910122901.0 申请日: 2019-02-18
公开(公告)号: CN109828238B 公开(公告)日: 2021-03-02
发明(设计)人: 曹志远;朱梦豪;张弛 申请(专利权)人: 航天南湖电子信息技术股份有限公司
主分类号: G01S7/02 分类号: G01S7/02
代理公司: 荆州市亚德专利事务所(普通合伙) 42216 代理人: 李杰
地址: 434000 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种时序/增益控制设备,属相控阵雷达制造技术领域。它由壳体、时序增益控制板、电源芯片等构成;时序增益控制板包括FPGA芯片、EPCS64串行芯片、Flash、RAM、JTAG连接器、50M晶振、RS422驱动芯片/TTL驱动芯片、PDS210连接器;FPGA芯片配置的NIOSⅡ_PROCESSER软核处理器实现读写Flash接口和读写RAM接口;通过RS422/TTL驱动芯片产生两种增益控制信号电平;方便在线配置时序参数,自动产生增益控制信号,实现增益曲线在线配置,操作灵活,增益控制精细。解决了现有各种时序参数固化于程序,修改麻烦,分段衰减式增益控制,不能精细化调整的问题。
搜索关键词: 一种 时序 增益 控制 设备
【主权项】:
1.一种时序/增益控制设备,它由壳体(1)、时序增益控制板(2)、电源芯片(3)、测试孔连接器(4)、JTAG连接器(5)、TTL接口(6)、RS422接口(7)、PDS210连接器(8)、Flash、RAM构成,壳体(1)内安装有时序增益控制板(2)、电源芯片(3),壳体(1)外安装有测试孔连接器(4)、JTAG连接器 (5)、TTL接口(6)、RS422接口(7)、PDS210连接器(8);其特征在于:时序增益控制板(2)包括FPGA芯片、EPCS64串行芯片、Flash、RAM、JTAG连接器(5)、50M晶振、RS422驱动芯片/TTL驱动芯片、PDS210连接器(8);FPGA芯片配置有NIOSⅡ_PROCESSER软核处理器,NIOSⅡ_PROCESSER软核处理器实现读写Flash接口和读写RAM接口;FPGA芯片通过一块RS422驱动芯片/TTL驱动芯片与PDS210连接器连接,通过另一块RS422驱动芯片/TTL驱动芯片分别连接有指拨开关、指示灯、复位按钮、测试孔连接器(4)、备份通讯接口;FPGA芯片配置有50M晶振,产生稳定的本振信号;FPGA芯片的时钟接口通过PDS210连接器(8)接入有16M时钟信号,与FPGA芯片所产生信号同步;PDS210连接器(8)的输出端与电源芯片(3)的输入端连接,为电源芯片(3)提供交流电源;一块RS422驱动芯片/TTL驱动芯片与PDS210连接器(8)的信号出入端连接,通过RS422驱动芯片/TTL驱动芯片产生两种增益控制信号电平:RS‑422或3.3VTTL;FPGA芯片配置有EPCS64串行芯片,EPCS64串行芯片包括系统可编程ISP、flash访问接口,实现增益控制信号和时序方波信号双输出、双输入;FPGA芯片通过JTAG连接器(5)与PC机连接,JTAG连接器(5)包括系统可编程ISP,实现在线Flash编程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天南湖电子信息技术股份有限公司,未经航天南湖电子信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910122901.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top