[实用新型]时间信号赋值电路、减法计数器以及倒计时装置有效
申请号: | 201820447277.2 | 申请日: | 2018-03-30 |
公开(公告)号: | CN208239821U | 公开(公告)日: | 2018-12-14 |
发明(设计)人: | 卢玉玲;陈孟邦;吴小平;蔡荣怀;邹云根;张丹丹;雷先再 | 申请(专利权)人: | 宗仁科技(平潭)有限公司 |
主分类号: | G04G19/00 | 分类号: | G04G19/00 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 官建红 |
地址: | 350400 福建省福州市*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型属于电子表芯片领域,公开了一种时间信号赋值电路、减法计数器以及倒计时装置,时间信号赋值电路通过第一传输门、第二传输门、第三传输门、第四传输门、第五传输门、第六传输门、第一与非门、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器以及第八反相器的逻辑组合实现了具有赋值功能的逻辑电路;同时还根据60进制减法器输出波形将七个上述时间信号赋值电路的依次连接,并配合外围电路实现了具有赋值功能60进制的减法计数器;本实用新型的减法计数器在实现赋值功能的同时,仅由简单的逻辑门构成,无需复杂的比较器、存储器或者微处理器,故简化了电路结构,降低了硬件和软件成本。 | ||
搜索关键词: | 传输门 反相器 减法计数器 时间信号 电路 本实用新型 倒计时装置 进制 电子表芯片 电路结构 逻辑组合 软件成本 输出波形 外围电路 微处理器 依次连接 存储器 比较器 减法器 逻辑门 与非门 配合 | ||
【主权项】:
1.一种时间信号赋值电路,其特征在于,包括第一传输门、第二传输门、第三传输门、第四传输门、第五传输门、第六传输门、第一与非门、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器以及第八反相器;所述第一与非门的第一输入端为所述时间信号赋值电路的时钟信号端,所述第一与非门的第二输入端、所述第二传输门的正相控制端、所述第八反相器的输入端以及所述第三传输门的反相控制端共同构成所述时间信号赋值电路的开关控制端,所述第一与非门的输出端与所述第五反相器的输入端、所述第一传输门的正相控制端、所述第四传输门的反相控制端、所述第五传输门的反相控制端以及所述第六传输门的正相控制端连接,所述第五反相器的输出端与所述第一传输门的反相控制端、所述第四传输门的正相控制端连接、所述第五传输门的正相控制端连接以及所述第六传输门的负相控制端连接,所述第八反相器的输出端与所述第二传输门的反相控制端和所述第三传输门的正相控制端连接;所述第一传输门的输入端为所述时间信号赋值电路的反馈输入端,所述第二传输门的输入端为所述时间信号赋值电路的赋值信号端,所述第一传输门的输出端与所述第二传输门的输出端、所述第一反相器的输入端以及所述第三传输门的输入端连接,所述第一反相器的输出端与所述第二反相器的输入端连接,所述第三传输门的输出端与所述第四传输门的输入端连接,所述第二反相器的输出端与所述第四传输门的输出端以及所述第五传输门的输入端连接,所述第五传输门的输出端与所述第三反相器的输入端和所述第六传输门的输入端连接,所述第三反相器的输出端和所述第四反相器的输入端共同构成所述时间信号赋值电路的显示信号输出端,所述第四反相器的输出端和所述第六传输门的输出端共同构成所述时间信号赋值电路的负反馈输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宗仁科技(平潭)有限公司,未经宗仁科技(平潭)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820447277.2/,转载请声明来源钻瓜专利网。