[实用新型]同步信号源有效

专利信息
申请号: 201820241461.1 申请日: 2018-02-09
公开(公告)号: CN207833381U 公开(公告)日: 2018-09-07
发明(设计)人: 周益帆;官利;张军 申请(专利权)人: 成都中云世纪科技有限责任公司
主分类号: G06F1/02 分类号: G06F1/02
代理公司: 成都天汇致远知识产权代理事务所(普通合伙) 51264 代理人: 韩晓银
地址: 610097 四川省成都市*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种同步信号源,包括DSP处理器、可编程逻辑器件、寄存器、内存储器、阻抗匹配网络、主机、20MHz时钟源、50MHz时钟源、500MHz时钟源,内存储器设置在DSP处理器的程序加载输入端,DSP处理器同时电连接有20MHz时钟源、内存储器、可编程逻辑器件和寄存器,可编程逻辑器件还同时电连接有主机、50MHz时钟源和寄存器,寄存器还同时电连接有500MHz时钟源和阻抗匹配网络。该同步信号源具有频率转换时间短、输出频带宽的优点,能够满足对低相位噪声、低杂散噪声、快速频率切换以及宽带线性扫描的要求,该信号源结构简单、功能强大、抗干扰性优越,具有良好的性价比。
搜索关键词: 时钟源 寄存器 可编程逻辑器件 同步信号源 内存储器 电连接 阻抗匹配网络 主机 本实用新型 低相位噪声 程序加载 快速频率 宽带线性 频率转换 输出频带 输入端 信号源 杂散 噪声 扫描
【主权项】:
1.一种同步信号源,其特征在于,包括DSP处理器、可编程逻辑器件、寄存器、内存储器、阻抗匹配网络、主机、20MHz时钟源、50MHz时钟源、500MHz时钟源;所述内存储器设置在所述DSP处理器的程序加载输入端,所述20MHz时钟源设置在所述DSP处理器的时钟信号端;所述可编程逻辑器件的控制信号输入端与所述主机的控制信号输出端连接,所述50MHz时钟源设置在所述可编程逻辑器件的时钟信号端;所述阻抗匹配网络设置在所述寄存器的信号输出端,所述阻抗匹配网络的输出端作为所述同步信号源的信号输出端,所述500MHz时钟源设置在所述寄存器的时钟信号端;所述DSP处理器与所述可编程逻辑器件之间双向通信连接,所述DSP处理器与所述寄存器之间双向通信连接,所述可编程逻辑器件的逻辑信号输出端与所述寄存器的逻辑信号输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都中云世纪科技有限责任公司,未经成都中云世纪科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201820241461.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top