[发明专利]基于忆阻器的存储器内计算架构在审
申请号: | 201811329873.1 | 申请日: | 2018-11-09 |
公开(公告)号: | CN109542391A | 公开(公告)日: | 2019-03-29 |
发明(设计)人: | 薛晓勇;刘文军;周鹏 | 申请(专利权)人: | 复旦大学 |
主分类号: | G06F7/483 | 分类号: | G06F7/483;G06F21/72 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;陆尤 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于集成电路技术领域,具体为一种基于忆阻器的存储器内计算架构。本发明的基于忆阻器的存储器内计算架构包括忆阻器阵列和辅助电路;忆阻器阵列是一个交叉阵列,由若干水平方向的互连线和若干竖直方向的互连线互相交叉构成,每个交叉处有一个忆阻器单元;忆阻器阵列实现存储内计算时,动态划分为存储区和计算区;计算区用于实现与、或、非、与非、或非、异或这些逻辑运算;计算区的运算结果保存在存储区;辅助电路用于进行除与、或、非、与非、或非、异或等逻辑运算之外的复杂运算包括数据处理、加密运算等。本发明可用于物联网终端架构中替代传统的物联网终端架构中的SRAM和Flash模块。本发明有利于改善物联网终端的低功耗和信息安全特性。 | ||
搜索关键词: | 忆阻器 架构 物联网终端 忆阻器阵列 存储器 辅助电路 逻辑运算 互连线 异或 与非 集成电路技术 复杂运算 互相交叉 加密运算 交叉阵列 信息安全 运算结果 数据处理 传统的 低功耗 交叉处 可用 竖直 存储 保存 替代 | ||
【主权项】:
1.一种基于忆阻器的存储器内计算架构,其特征在于,包含忆阻器阵列和辅助电路;其中,忆阻器阵列是一个交叉阵列,由若干水平方向的互连线和若干竖直方向的互连线互相交叉构成,每个交叉处有一个忆阻器单元,该忆阻器单元具有两个端,一端连接水平方向的互连线,另一端连接竖直方向的互连线;忆阻器阵列实现存储内计算时,动态划分为存储区和计算区;计算区用于实现与、或、非、与非、或非、异或这些逻辑运算;计算区的运算结果保存在存储区;辅助电路用于进行除与、或、非、与非、或非、异或等逻辑运算之外的复杂运算,包括数据处理、加密运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811329873.1/,转载请声明来源钻瓜专利网。