[发明专利]基于EMIF总线的DSP与FPGA高速通信系统及方法有效
申请号: | 201811210425.X | 申请日: | 2018-10-17 |
公开(公告)号: | CN109446126B | 公开(公告)日: | 2022-02-15 |
发明(设计)人: | 李文健;叶旭鸣 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F15/163 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 王雪芬 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于EMIF总线的DSP与FPGA高速通信系统及方法,属于DSP和FPGA之间通信技术领域。本发明公开的一种基于EMIF总线的DSP与FPGA高速通信系统及方法,支持对数据存储模块同时进行读写操作,也无须将通信数据一次全部写入数据存储模块,只需要较少数据存储资源,实现DSP与FPGA双向数据的高速和实时通信,可以满足大量数据并行处理的需求,适用于低成本低功耗数字信号处理系统。 | ||
搜索关键词: | 基于 emif 总线 dsp fpga 高速 通信 系统 方法 | ||
【主权项】:
1.一种基于EMIF总线的DSP与FPGA高速通信系统,其特征在于,包括:1)DSP的内部CPU模块和EMIF模块,DSP内部的CPU模块通过EMIF模块访问外部EMIF总线上设备的存储空间;2)EMIF总线;3)FPGA内部的本地总线,内部逻辑模块、下行数据存储模块、下行数据接收模块、上行数据存储模块和上行数据发送模块,FPGA内部配置的本地总线用于将内部逻辑模块挂载到外部EMIF总线上;所述内部逻辑模块包括上行数据状态模块、下行数据状态模块,所述下行数据状态模块用于根据DSP的写入数据操作和下行数据接收模块的读取数据操作,计算下行数据存储模块剩余存储空间大小;所述上行数据状态模块用于根据DSP的读取数据操作和上行数据发送模块的写入数据操作,计算上行数据存储模块已用存储空间大小。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811210425.X/,转载请声明来源钻瓜专利网。
- 上一篇:DDR读写仲裁器及方法
- 下一篇:一种物理BRAM匹配方法