[发明专利]集成电路、非暂时性计算机可读介质以及计算系统在审
| 申请号: | 201810928485.9 | 申请日: | 2018-08-15 |
| 公开(公告)号: | CN109408846A | 公开(公告)日: | 2019-03-01 |
| 发明(设计)人: | 李奉炫 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50 |
| 代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 刘美华;尹淑梅 |
| 地址: | 韩国京畿*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 提供了一种集成电路(IC)、非暂时性计算机可读介质以及计算系统,该集成电路包括被配置为同步于时钟信号而操作的第一同步电路。该第一同步电路包括选择器和锁存器单元,其中,选择器包括被配置为接收第一输入信号的第一输入端子、被配置为接收第二输入信号的第二输入端子和被配置为接收扫描使能信号的第三输入端子,扫描使能信号指示扫描测试模式和功能操作模式中的一个,锁存器单元被配置为在扫描测试模式中作为输出与第一输入信号对应的第一输出信号的触发器操作,并且在功能操作模式中作为输出与第二输入信号对应的第二输出信号的锁存器操作。 | ||
| 搜索关键词: | 输入端子 配置 集成电路 非暂时性计算机 功能操作模式 扫描测试模式 锁存器单元 计算系统 可读介质 输出信号 同步电路 信号对应 选择器 扫描使能信号 锁存器操作 接收扫描 时钟信号 使能信号 输出 触发器 | ||
【主权项】:
1.一种集成电路,所述集成电路包括被配置为同步于时钟信号来操作的第一同步电路,所述第一同步电路包括:选择器,包括第一输入端子、第二输入端子和第三输入端子,第一输入端子被配置为接收第一输入信号,第二输入端子被配置为接收第二输入信号,第三输入端子被配置为接收扫描使能信号,扫描使能信号指示第一同步电路在扫描测试模式和功能操作模式中的一个模式中操作;以及可重构锁存器,被配置为在在扫描测试模式中操作为触发器和在功能操作模式中操作为锁存器之间选择性地切换,使得在扫描测试模式中可重构锁存器输出与第一输入信号对应的第一输出信号,并且在功能操作模式中可重构锁存器输出与第二输入信号对应的第二输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810928485.9/,转载请声明来源钻瓜专利网。





