[发明专利]处理器调试方法和系统有效
申请号: | 201810347283.5 | 申请日: | 2018-04-17 |
公开(公告)号: | CN108628693B | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 刘雷波;朱敏;魏少军 | 申请(专利权)人: | 清华大学;清华大学无锡应用技术研究院 |
主分类号: | G06F11/07 | 分类号: | G06F11/07;G06F11/263 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 吕雁葭 |
地址: | 100084*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种处理器调试方法,所述处理器包括可重构计算阵列,所述可重构计算阵列包括多个处理单元以及与所述多个处理单元对应的多个寄存器。所述方法包括,接收调试指令,通过令牌控制至少一个处理单元在使能状态与非使能状态下切换,以控制所述可重构计算阵列执行所述调试指令,产生调试数据并存储于与所述至少一个处理单元对应的寄存器中,以及导出所述至少一个处理单元对应的寄存器中的调试数据。本发明还提供了一种处理器调试系统以及一种计算机可读存储介质。本发明实施例能够提高可重构处理器的调试效率。 | ||
搜索关键词: | 处理单元 处理器 可重构计算阵列 寄存器 调试数据 调试指令 使能 调试 计算机可读存储介质 可重构处理器 调试系统 调试效率 令牌控制 导出 与非 存储 | ||
【主权项】:
1.一种处理器调试方法,所述处理器包括可重构计算阵列,所述可重构计算阵列包括多个处理单元以及与所述多个处理单元对应的多个寄存器,所述方法包括:接收调试指令;通过令牌控制至少一个处理单元在使能状态与非使能状态下切换,以控制所述可重构计算阵列执行所述调试指令,产生调试数据并存储于与所述至少一个处理单元对应的寄存器中;以及导出所述至少一个处理单元对应的寄存器中的调试数据;其中,所述通过令牌控制至少一个处理单元在使能状态与非使能状态下切换,以控制所述可重构计算阵列执行所述调试指令,包括:控制所述至少一个处理单元由所述非使能状态切换为所述使能状态,以使所述可重构计算阵列执行所述调试指令;以及在一个时钟周期结束后,控制所述至少一个处理单元由所述使能状态切换为所述非使能状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学;清华大学无锡应用技术研究院,未经清华大学;清华大学无锡应用技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810347283.5/,转载请声明来源钻瓜专利网。