[实用新型]一种双路FPGA的VLC图像匹配系统有效
申请号: | 201720326055.0 | 申请日: | 2017-03-30 |
公开(公告)号: | CN206649535U | 公开(公告)日: | 2017-11-17 |
发明(设计)人: | 周立;王凯明;汪仕铭;黄俊超 | 申请(专利权)人: | 安徽师范大学 |
主分类号: | G06K9/62 | 分类号: | G06K9/62;G06T1/00 |
代理公司: | 北京元本知识产权代理事务所11308 | 代理人: | 范奇 |
地址: | 241000 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种双路FPGA的VLC图像匹配系统,包括FPGA控制器和数据采集卡,所述FPGA控制器的输出端通过RS232接口与数据处理器相连接,所述数据处理器的内部设置有嵌入式存储器,所述FPGA控制器的输出端通过串并转换器与光电传感器相连接,所述光电传感器的输出端与数模转换器相连接,所述数模转换器的输出端还通过波形调制器与数据采集卡相连接,所述FPGA控制器的输出端还连接有LED发射器,所述数据采集卡的输出端还连接有摄像头相连接,所述二值化算法的输出端通过编码器与光敏接收器相连接,采用图像库匹配器,使分割效果更佳,对颜色空间HSV进行了选择和改进,并提出了一种动态阈值分割方法,可以较好的分割出目标部分。 | ||
搜索关键词: | 一种 fpga vlc 图像 匹配 系统 | ||
【主权项】:
一种双路FPGA的VLC图像匹配系统,其特征在于:包括FPGA控制器(1)和数据采集卡(12),所述FPGA控制器(1)的输出端通过RS232接口(7)与数据处理器(8)相连接,所述数据处理器(8)的内部设置有嵌入式存储器(9),所述FPGA控制器(1)的输出端通过串并转换器(16)与光电传感器(15)相连接,所述光电传感器(15)的输出端与数模转换器(14)相连接,所述数模转换器(14)的输出端还通过波形调制器(13)与数据采集卡(12)相连接,所述FPGA控制器(1)的输出端还连接有LED发射器(2),所述LED发射器(2)的输出端与电平转换器(3)相连接,所述数据采集卡(12)的输出端还连接有摄像头(10)相连接,所述数据采集卡(12)的内部还设置有二值化算法(17),所述二值化算法(17)的输出端通过编码器(18)与光敏接收器(19)相连接,所述光敏接收器(19)的输出端还通过控制线与VGA显示屏(20)相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽师范大学,未经安徽师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201720326055.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种寄存柜指纹识别装置
- 下一篇:一种射频卡智能管理机
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序