[发明专利]一种低抖动、快速锁定的CMOS时钟占空比调整电路在审

专利信息
申请号: 201711347910.7 申请日: 2017-12-15
公开(公告)号: CN108055020A 公开(公告)日: 2018-05-18
发明(设计)人: 晋超超;周津;王晓璐;付彦淇;何全 申请(专利权)人: 天津津航计算技术研究所
主分类号: H03K3/017 分类号: H03K3/017
代理公司: 天津翰林知识产权代理事务所(普通合伙) 12210 代理人: 王瑞
地址: 300300 天津市*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种低抖动、快速锁定的CMOS时钟占空比调整电路,该电路包括时钟接收电路、时钟沿组合器、积分器、延迟单元和启动电路;所述时钟接收电路与时钟沿组合器连接;所述时钟沿组合器分别与时钟接收电路、积分器、延迟单元和启动电路连接;所述积分器与时钟沿组合器和延迟单元连接;所述延迟单元与时钟沿组合器和积分器连接。本电路基于DLL的原理,只对时钟下降沿进行调制,通过对输入时钟信号边沿的检测从而通过反馈回路对输入时钟信号下降沿进行延迟控制,从而得到50%占空比的时钟输出信号。最突出的特点就是低抖动,快速锁定,从而大幅降低电路复杂度。
搜索关键词: 一种 抖动 快速 锁定 cmos 时钟 调整 电路
【主权项】:
1.一种低抖动、快速锁定的CMOS时钟占空比调整电路,其特征在于该电路包括时钟接收电路、时钟沿组合器、积分器、延迟单元和启动电路;所述时钟接收电路与时钟沿组合器连接;所述时钟沿组合器分别与时钟接收电路、积分器、延迟单元和启动电路连接;所述积分器与时钟沿组合器和延迟单元连接;所述延迟单元与时钟沿组合器和积分器连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711347910.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top