[发明专利]一种多路信号同步输出实现方法及装置有效

专利信息
申请号: 201711267502.0 申请日: 2017-12-05
公开(公告)号: CN108181889B 公开(公告)日: 2019-09-10
发明(设计)人: 李培宜;王强强;徐丽青;周兆庆;陈新之 申请(专利权)人: 南京国电南自电网自动化有限公司
主分类号: G05B23/02 分类号: G05B23/02
代理公司: 南京纵横知识产权代理有限公司 32224 代理人: 董建林
地址: 211106 江苏省南*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多路信号同步输出实现方法及装置,包括多路信号输出接口,该方法包括:通过CPU接收网络下发的信号输出时刻和用于描述输出信号的输出公式;CPU根据输出公式和信号输出时间对FPGA进行配置,包括配置所述信号输出接口的各路通道输出信号的公式参数、信号输出开始时刻;FPGA跟随外部标准B码时钟信号,控制信号输出开始时刻、结束时刻、以及信号触发时刻;FPGA针对信号输出接口的每个输出点,根据输出公式进行输出信号幅值计算。本发明克服了装置位置分布不同导致信号输出不同步的技术问题,减少了通信延时,保证了实时性,可应用于稳控测试装置。
搜索关键词: 输出 多路信号 信号输出 信号输出接口 开始时刻 输出信号 通道输出信号 测试装置 导致信号 公式参数 控制信号 输出接口 通信延时 信号触发 装置位置 实时性 输出点 同步的 配置 外部 应用 网络 保证
【主权项】:
1.一种多路信号同步输出实现方法,包括多路信号输出接口,其特征在于,该方法包括如下步骤:通过CPU接收网络下发的信号输出时刻和用于描述输出信号的输出公式;CPU根据输出公式和信号输出时间对FPGA进行配置,包括配置所述信号输出接口的各路通道输出信号的公式参数、信号输出开始时刻;FPGA跟随外部标准B码时钟信号,控制信号输出开始时刻、结束时刻、以及信号触发时刻;FPGA针对信号输出接口的每个输出点,根据输出公式进行输出信号幅值计算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国电南自电网自动化有限公司,未经南京国电南自电网自动化有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711267502.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top