[发明专利]一种MIMO雷达导引头的中频信号源及其信号产生方法在审
申请号: | 201711217470.3 | 申请日: | 2017-11-28 |
公开(公告)号: | CN108107409A | 公开(公告)日: | 2018-06-01 |
发明(设计)人: | 佘彩云;杜科;王静;黄飞;王哲;曲海山 | 申请(专利权)人: | 上海无线电设备研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G01S13/88 |
代理公司: | 上海信好专利代理事务所(普通合伙) 31249 | 代理人: | 朱成之 |
地址: | 200090 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种MIMO雷达导引头的中频信号源及其信号产生方法,FPGA控制电路,用于产生时序控制信号和噪声参数,并控制DDS组电路产生正交宽带中频噪声信号,DDS组电路电性连接FPGA控制电路,用于在FPGA控制电路的控制下产生正交宽带中频噪声信号,时钟分配电路电性连接FPGA控制电路和DDS组电路,用于在FPGA控制电路的控制下产生同步时钟信号发送给DDS组电路,存储电路电性连接FPGA控制电路,用于存储FPGA控制电路产生的大量噪声参数。本发明充分利用了FPGA芯片编程灵活和专用DDS芯片频率精度高的特点,所产生的MIMO雷达中频正交信号频率分辨率为0.8149Hz,中频带宽最高可达1350MHz,比采用FPGA和高速DA结构的方式高出一个数量级。 | ||
搜索关键词: | 中频信号源 电性连接 宽带中频 信号产生 噪声参数 噪声信号 导引头 正交 电路 时序控制信号 时钟分配电路 同步时钟信号 中频正交信号 频率分辨率 存储电路 电路产生 电路电性 中频带宽 编程 存储 灵活 | ||
【主权项】:
1.一种MIMO雷达导引头的中频信号源,其特征在于,包含:FPGA控制电路(1),用于产生时序控制信号和噪声参数,并控制DDS组电路产生正交宽带中频噪声信号;DDS组电路(2),其电性连接FPGA控制电路(1),用于在FPGA控制电路(1)的控制下产生正交宽带中频噪声信号;时钟分配电路(3),其电性连接FPGA控制电路(1)和DDS组电路(2),用于在FPGA控制电路(1)的控制下产生同步时钟信号发送给DDS组电路(2);存储电路(4),其电性连接FPGA控制电路(1),用于存储FPGA控制电路(1)产生的大量噪声参数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海无线电设备研究所,未经上海无线电设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711217470.3/,转载请声明来源钻瓜专利网。