[发明专利]一种使用SoC进行网络处理加速的方法及系统有效
申请号: | 201711153311.1 | 申请日: | 2017-11-20 |
公开(公告)号: | CN107959716B | 公开(公告)日: | 2020-11-17 |
发明(设计)人: | 文浩;尹淇;杜延旭 | 申请(专利权)人: | 烽火通信科技股份有限公司 |
主分类号: | H04L29/08 | 分类号: | H04L29/08;H04L29/06;G06F15/78 |
代理公司: | 武汉智权专利代理事务所(特殊普通合伙) 42225 | 代理人: | 刘丽君 |
地址: | 430000 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种使用SoC进行网络处理加速的方法,涉及网络加速处理技术领域,SoC包括FPGA模块和HPS模块;使FPGA模块连接内部网口和外部网口,内部网口用于接收内部网络数据,外部网口用于接收外部网络数据;通过FPGA模块预处理并过滤出需要处理的数据再发送至HPS模块处理,以减少HPS模块处理数据量,HPS模块对接收数据根据协议类型进行处理,需要转发或返回的数据经FPGA模块处理后再返回给外部网口,此方法极大地提高网络数据处理速度,并且灵活易修改,能在不修改硬件情况下支持更多协议,并且能裁剪处理协议增加处理效率。本发明还公开了一种使用SoC进行网络处理加速的系统。 | ||
搜索关键词: | 一种 使用 soc 进行 网络 处理 加速 方法 系统 | ||
【主权项】:
一种使用SoC进行网络处理加速的方法,其特征在于:所述SoC包括FPGA模块和HPS模块;使所述FPGA模块连接内部网口和外部网口,所述内部网口用于接收内部网络数据,所述外部网口用于接收外部网络数据;在内存中建立数据处理缓存区和待发送缓存区,所述FPGA模块和所述HPS模块均可访问所述数据处理缓存区和所述待发送缓存区;所述数据处理缓存区用于存放需处理的外部网络数据,所述待发送缓存区用于存放经过HPS模块处理待返回至FPGA模块的数据;所述数据处理缓存区包括高优先级子缓存区和普通子缓存区;所述高优先级子缓存区用于存放需要实时处理的外部网络数据,所述普通子缓存区用于存放其他网络数据;所述FPGA模块通过内部网口接收内部网络数据并进行预处理,将需要HPS模块处理的内部网络数据通过网桥发送至HPS模块;所述FPGA模块通过外部网口接收外部网络数据并进行预处理,将需要HPS模块处理的外部网络数据存放至所述数据处理缓存区;在HPS模块建立实时监测处理任务,监测所述高优先级子缓存区有数据待处理时,优先处理高优先级子缓存区中需处理的外部网络数据;监测所述高优先级子缓存区无数据待处理时,再检查所述普通子缓存区是否存在数据待处理,有数据时则处理;所述HPS模块处理内部网络数据后,需返回数据至所述FPGA模块时,将待返回数据通过网桥返回至FPGA模块;所述HPS模块处理外部网络数据后,需返回数据至所述FPGA模块时,将待返回数据存放至待发送缓存区,所述FPGA模块监测到待发送缓存区存在数据待处理时则处理,再通过外部网口发送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司,未经烽火通信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711153311.1/,转载请声明来源钻瓜专利网。