[发明专利]存储器模块、存储器系统和操作存储器系统的方法有效
申请号: | 201711096816.9 | 申请日: | 2017-11-09 |
公开(公告)号: | CN108121617B | 公开(公告)日: | 2022-06-07 |
发明(设计)人: | 辛薰;车相彦;柳睿信;赵诚珍 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/04;G11C29/42 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽;蔡军红 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 存储器模块包括数据存储器和至少一个奇偶校验存储器。每个数据存储器包括具有第一存储区域和第二存储区域的第一存储单元阵列,其中,第一存储区域用于存储对应于多个突发长度的数据集,而第二存储区域用于存储用来执行与数据集相关联的错误检测/校正的第一奇偶校验位。至少一个奇偶校验存储器包括具有第一奇偶校验区域和第二奇偶校验区域的第二存储单元阵列,其中,第一奇偶校验区域用于存储与对应于存储在每个数据存储器中的所有数据集的用户数据集相关联的第三奇偶校验位,而第二奇偶校验区域用于存储用于与第三奇偶校验位相关联的错误检测/校正的第二奇偶校验位。 | ||
搜索关键词: | 存储器 模块 系统 操作 方法 | ||
【主权项】:
一种存储器模块,包括:多个数据存储器;和至少一个奇偶校验存储器,其中:所述多个数据存储器中的每一个包括:第一存储单元阵列,其包含第一存储区域和第二存储区域,其中,所述第一存储区域用于存储对应于多个突发长度的数据集,所述第二存储区域用于存储用于执行与所述数据集相关联的错误检测/校正的第一奇偶校验位,所述至少一个奇偶校验存储器包括:第二存储单元阵列,其包括第一奇偶校验区域和第二奇偶校验区域,其中,所述第一奇偶校验区域用于存储与对应于存储在所述多个数据存储器中的每一个中的所有数据集的用户数据集相关联的第三奇偶校验位,而所述第二奇偶校验区域用于存储用于与所述第三奇偶校验位相关联的错误检测/校正的第二奇偶校验位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711096816.9/,转载请声明来源钻瓜专利网。
- 上一篇:存储器电路、多端口存储器电路及其操作方法
- 下一篇:一种修复数据的方法和装置