[发明专利]一种多通道并发通信系统及方法在审
申请号: | 201711065801.6 | 申请日: | 2017-11-02 |
公开(公告)号: | CN107769936A | 公开(公告)日: | 2018-03-06 |
发明(设计)人: | 杨振华;陈洪顺;曹忻军;唐劼 | 申请(专利权)人: | 北京飞利信电子技术有限公司 |
主分类号: | H04L12/18 | 分类号: | H04L12/18 |
代理公司: | 北京路浩知识产权代理有限公司11002 | 代理人: | 王莹,吴欢燕 |
地址: | 100191 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种多通道并发通信系统及方法,所述系统包括FPGA芯片和多个终端集合;所述FPGA芯片包括多个物理通道,其中,每一个物理通道挂载一个终端集合,一个终端集合中包含一个或多个终端;所述FPGA芯片还包括通过软件生成的Nios软核处理器和通信逻辑阵列;所述Nios软核处理器,用于将下行数据并行发送至所述通信逻辑阵列;所述通信逻辑阵列,用于接收所述下行数据,并将所述下行数据,通过所述多个物理通道并行发送至所述多个终端集合。本发明提供的系统及方法,通过利用FPGA芯片的资源,生成Nios软核处理器,以实现Nios软核处理器与多个终端集合之间实现并发通信,提高了数据传输速率,进而提高了终端管理的实效性。 | ||
搜索关键词: | 一种 通道 并发 通信 系统 方法 | ||
【主权项】:
一种多通道并发通信系统,其特征在于,包括:FPGA芯片和多个终端集合;所述FPGA芯片包括多个物理通道,其中,每一个物理通道挂载一个终端集合,一个终端集合中包含一个或多个终端;所述FPGA芯片还包括通过软件生成的Nios软核处理器和通信逻辑阵列;所述Nios软核处理器,用于将下行数据并行发送至所述通信逻辑阵列;所述通信逻辑阵列,用于接收所述下行数据,并将所述下行数据,通过所述多个物理通道并行发送至所述多个终端集合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京飞利信电子技术有限公司,未经北京飞利信电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711065801.6/,转载请声明来源钻瓜专利网。
- 上一篇:资费处理方法及装置
- 下一篇:一种基于多智能体的集成数据中心运维系统通信接口