[发明专利]一种处理器芯片仿真器在审
申请号: | 201710878328.7 | 申请日: | 2017-09-26 |
公开(公告)号: | CN107544909A | 公开(公告)日: | 2018-01-05 |
发明(设计)人: | 许国泰;陈兵;周伟;余景原;张靖韬;王子玮 | 申请(专利权)人: | 上海市信息网络有限公司 |
主分类号: | G06F11/36 | 分类号: | G06F11/36;G06F15/78 |
代理公司: | 上海浦一知识产权代理有限公司31211 | 代理人: | 戴广志 |
地址: | 200081 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种处理器芯片仿真器,包括复位检测模块、管理模块、仿真芯片和XRAM存储器;管理模块内具有随机数发生器;仿真芯片通过标准数据/地址总线与XRAM存储器和管理模块连接;复位检测模块通过复位信号线与管理模块和仿真芯片连接;管理模块能检测出输入的复位信号从有效到无效的变化和从无效到有效的变化;在检测到复位信号从无效变成有效时,控制随机数发生器产生随机数,并向全XRAM存储器区域写入随机数。本发明能真实模拟重新上电后产品芯片XRAM模块变为随机数的功能,从用户代码调试和测试角度看,复位到XRAM数据变为随机数的耗时为零,性能也与产品芯片一致。 | ||
搜索关键词: | 一种 处理器 芯片 仿真器 | ||
【主权项】:
一种处理器芯片仿真器,其特征在于,包括:复位检测模块、管理模块、仿真芯片和XRAM存储器;所述管理模块内具有随机数发生器;所述仿真芯片通过标准数据/地址总线与XRAM存储器和管理模块相连接;所述复位检测模块通过复位信号线与管理模块和仿真芯片相连接;所述管理模块能检测出通过复位信号线输入的复位信号从有效到无效的变化和从无效到有效的变化;所述管理模块在检测到复位信号从无效变成有效时,控制随机数发生器产生随机数,并通过与XRAM存储器连接的标准数据/地址总线向全XRAM存储器区域写入随机数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海市信息网络有限公司,未经上海市信息网络有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710878328.7/,转载请声明来源钻瓜专利网。