[发明专利]一种多体并行S盒的电路结构有效

专利信息
申请号: 201710416133.0 申请日: 2017-06-06
公开(公告)号: CN107222304B 公开(公告)日: 2020-06-26
发明(设计)人: 敖天勇;吴永辉;宫德龙;侯卫周;顾玉宗 申请(专利权)人: 河南大学
主分类号: H04L9/06 分类号: H04L9/06;H04L9/32
代理公司: 郑州优盾知识产权代理有限公司 41125 代理人: 郑园;栗改
地址: 475004 河*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出了一种多体并行S盒的电路结构,用以解决现有并行S盒电路结构成本高、初始化时间长的问题;包括存储模块和多路选择器模块,存储模块包括数据输入端Data、地址输入端Addr和写使能输入端Wr和k个数据位宽为m比特的数据输出端;多路选择器模块包括有k个数据位宽为m比特的数据输入通道、t个数据位宽为n比特的通道选择输入端、t个数据位宽为m比特的S盒数据输出端,数据输入通道分别与存储模块的数据输出端相连接。本发明实现了多个S盒随机并行访问,能够一次进行多个S盒替换操作,节省大量的存储器资源,仅需要对存储器进行一次S盒内容加载,就实现对多个相同S盒的初始化,节省存储器的加载时间。
搜索关键词: 一种 并行 电路 结构
【主权项】:
一种多体并行S盒的电路结构,其特征在于:包括串联连接的存储模块和多路选择器模块,所述的存储模块包括数据输入端Data、地址输入端Addr、写使能输入端Wr和k个数据位宽为m比特的数据输出端,数据输出端与多路选择器模块相连接;所述的多路选择器模块包括有k个数据位宽为m比特的数据输入通道、t个数据位宽为n比特的通道选择输入端、t个数据位宽为m比特的S盒数据输出端,数据输入通道分别与存储模块的数据输出端相连接,通道选择输入端用于接收t个S盒的输入值,S盒数据输出端用于输出t个S盒的输出值, m、n、t及k均为正整数,且k≥2n;还包括时钟信号输入端口Clk,时钟信号输入端口Clk用于接收外部提供的时钟信号,为整个电路结构提供时钟脉冲信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南大学,未经河南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710416133.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top