[发明专利]一种基于扫描链的芯片分析方法有效
申请号: | 201710132264.6 | 申请日: | 2017-03-07 |
公开(公告)号: | CN106991022B | 公开(公告)日: | 2020-12-18 |
发明(设计)人: | 赵胜平 | 申请(专利权)人: | 记忆科技(深圳)有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22;G06F11/263 |
代理公司: | 广东广和律师事务所 44298 | 代理人: | 叶新民 |
地址: | 518057 广东省深圳市南山区蛇口后海大道东角头厂房D*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于扫描链的芯片分析方法,其特征在于将CPU中需要保存状态的普通寄存器替换为带扫描输入寄存器,当CPU出现异常时,通过JTAG输出串行扫描触发指令,启动扫描链数据保存操作,将带扫描输入寄存器的数据串行通过JTAG口输出给调试主机,调试者分析调试主机接收到的各个带扫描输入寄存器的数据,分析完成后,通过控制JTAG输出控制复位信号对CPU进行复位操作,控制CPU恢复正常工作。通过扫描链机制的方法可实现在CPU出现异常时刻快速方便读出芯片主要寄存器的状态,并配合JTAG的工具实现对出现异常的CPU进行快速分析和问题定位,可大大提升开发效率。 | ||
搜索关键词: | 一种 基于 扫描 芯片 分析 方法 | ||
【主权项】:
一种基于扫描链的芯片分析方法,其特征在于将CPU中需要保存状态的普通寄存器替换为带扫描输入寄存器,当CPU出现异常时,通过JTAG输出串行扫描触发指令,启动扫描链数据保存操作,将带扫描输入寄存器的数据串行通过JTAEK口输出给调试主机,调试者分析调试主机接收到的各个带扫描输入寄存器的数据,分析完成后,通过控制JTAG输出控制复位信号对CPU进行复位操作,控制CPU恢复正常工作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于记忆科技(深圳)有限公司,未经记忆科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710132264.6/,转载请声明来源钻瓜专利网。