[发明专利]数据串行化电路有效

专利信息
申请号: 201710100392.2 申请日: 2017-02-23
公开(公告)号: CN107241101B 公开(公告)日: 2020-12-04
发明(设计)人: 林士钧;罗仁鸿;陈慕蓉;林永正 申请(专利权)人: 联咏科技股份有限公司
主分类号: H03M9/00 分类号: H03M9/00
代理公司: 北京市柳沈律师事务所 11105 代理人: 王珊珊
地址: 中国台湾新竹*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 数据串行化电路。该数据串行化电路包含延迟电路、数据串行器、第一数据采样器和第二数据采样器。延迟电路接收输入时钟信号且产生多个延迟时钟信号。延迟时钟信号包含由第一延迟级产生的第一延迟时钟信号和由第二延迟级产生的第二延迟时钟信号。数据串行器接收并行数据和延迟时钟信号的最终级延迟时钟信号,且根据最终级延迟时钟信号将并行数据转换为串行数据。其中,第一数据采样器根据第一延迟时钟信号对串行数据采样以产生第一输出串行数据,且第二数据采样器根据第二延迟时钟信号对第一输出串行数据采样以产生第二输出串行数据。
搜索关键词: 数据 串行 电路
【主权项】:
一种数据串行化电路,特征在于,包括:延迟电路,其包括多个延迟级,接收输入时钟信号且产生多个延迟时钟信号,所述延迟级包括第一延迟级和所述第一延迟级之前的第二延迟级,且所述延迟时钟信号包括由所述第一延迟级产生的第一延迟时钟信号和由所述第二延迟级产生的第二延迟时钟信号;数据串行器,其耦合到所述延迟电路,接收并行数据和所述延迟时钟信号的最终级延迟时钟信号,且根据所述最终级延迟时钟信号将所述并行数据转换为串行数据;以及第一数据采样器和第二数据采样器,其串联耦合,且耦合到所述延迟电路和所述数据串行器,其中,所述第一数据采样器根据所述第一延迟时钟信号对所述串行数据采样以产生第一输出串行数据,且所述第二数据采样器根据所述第二延迟时钟信号对所述第一输出串行数据采样以产生第二输出串行数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710100392.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top