[发明专利]用于基于脉冲的多线链路的时钟和数据恢复有效
申请号: | 201680021338.2 | 申请日: | 2016-03-30 |
公开(公告)号: | CN107534548B | 公开(公告)日: | 2020-07-31 |
发明(设计)人: | S·森戈库 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04L7/033 | 分类号: | H04L7/033;H04L7/00;H04L25/49;G06F1/12;H03K5/133 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈小刚;陈炜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供了一种方法和装置。该装置可包括时钟恢复电路,其具有配置成在多个输入信号中的一者或多者中接收到第一脉冲时采取第一状态的多个输入锁存器,配置成响应于第一脉冲来提供第二脉冲响应的组合逻辑,配置成在相对于第二脉冲延迟的接收时钟上产生第三脉冲的延迟电路,配置成在由所述第三脉冲触发时捕获所述第一状态的多个输出触发器。第一状态可标识多个输入信号中的哪一者接收到输入脉冲。 | ||
搜索关键词: | 用于 基于 脉冲 多线链路 时钟 数据 恢复 | ||
【主权项】:
一种用于在耦合到多线接口的接收方设备处解码数据的方法,包括:在所述接收方设备处,检测所述多线接口的一条或多条导线上的脉冲;在多个传输区间中的每一传输区间中:响应于在所述多线接口的一条或多条导线上检测到脉冲来在接收时钟中生成边沿;以及在所述多个传输区间中的每一者中生成了所述接收时钟中的边沿之后,提供多数位数的数位,其中所述数位的每一比特标识在对应的传输区间期间是否在所述多线接口的一条导线上传送了脉冲;组合所述多个传输区间中生成的数位以获得所述多数位数;以及将所述多数位数转码以获得接收到的数据,其中脉冲在所述多个传输区间中的每一者期间在所述多线接口的至少一条导线上传送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680021338.2/,转载请声明来源钻瓜专利网。