[实用新型]沟槽功率器件有效
申请号: | 201620738421.9 | 申请日: | 2016-07-12 |
公开(公告)号: | CN205911311U | 公开(公告)日: | 2017-01-25 |
发明(设计)人: | 杨彦涛;向璐;王珏;曹俊;吕焕秀 | 申请(专利权)人: | 杭州士兰集成电路有限公司 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/06 |
代理公司: | 上海思微知识产权代理事务所(普通合伙)31237 | 代理人: | 智云 |
地址: | 310018 浙江省杭州市杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型揭示了一种沟槽功率器件。本实用新型提供的一种沟槽功率器件,通过在半导体衬底中形成第一沟槽,并将第一阻止层、填充材料层设置于所述第一沟槽中,并在第一沟槽的填充材料层中形成静电隔离结构,进而实现了静电隔离结构设置在半导体衬底中,避免了静电隔离结构高于第二沟槽、第三沟槽的情况,使得半导体衬底表面平整,有效解决由于传统静电隔离结构的不平坦使后续的沉积工艺台阶覆盖能力不佳,特别是光刻出现匀胶不良,曝光异常,台阶处光刻胶偏薄无法有效作为刻蚀阻挡层等问题,从而实现器件结构,使参数和可靠性满足产品的要求。 | ||
搜索关键词: | 沟槽 功率 器件 | ||
【主权项】:
一种沟槽功率器件,包括:半导体衬底;位于所述半导体衬底中第一沟槽、第二沟槽及第三沟槽;位于所述第一沟槽所在区域的半导体衬底表面及所述第一沟槽的底壁和侧壁的第一阻止层;位于所述第二沟槽和第三沟槽所在区域的半导体衬底表面及第二沟槽和第三沟槽的底壁和侧壁上的栅介电层;位于第一沟槽、第二沟槽及第三沟槽中的填充材料层,且所述栅介电层、第一阻止层和填充材料层的上表面齐平;位于所述第一沟槽内的填充材料层中的第一掺杂区和第二掺杂区,所述第一掺杂区和第二掺杂区间隔分布,且掺杂类型不同,共同作为静电隔离结构;位于所述半导体衬底中第一沟槽、第二沟槽和第三沟槽两侧的P阱;位于所述半导体衬底中第一沟槽、第二沟槽及第三沟槽两侧所述P阱上的N型区;位于所述半导体衬底上的介质层;接触孔,所述接触孔贯穿所述介质层并分别延伸至第一沟槽的第一掺杂区中、第二沟槽的填充材料层中及第三沟槽一侧的P阱中;以及位于所述接触孔底部的P型区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州士兰集成电路有限公司,未经杭州士兰集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620738421.9/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类