[发明专利]监控1394总线复位的方法及实现电路有效
申请号: | 201611140809.X | 申请日: | 2016-12-12 |
公开(公告)号: | CN108614757B | 公开(公告)日: | 2021-10-15 |
发明(设计)人: | 王宣明;田泽;魏艳艳;魏美荣;王绮卉 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | G06F11/30 | 分类号: | G06F11/30;G06F13/28;G06F5/06 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于计算机硬件技术,涉及一种关于对1394总线复位监控的设计电路和方法。1394总线是军事航空领域内的一种网络传输数据总线,本发明将总线复位信号构造为一种特殊包的数据包格式,再通过一次/二次过滤,最终将总线复位发生的时刻以特殊包的形式展现,这样就可以明确总线复位作用的时间,用以实现实时监控1394总线,以满足机载环境中对数据的实时处理要求。 | ||
搜索关键词: | 监控 1394 总线 复位 方法 实现 电路 | ||
【主权项】:
1.一种监控1394总线复位的方法,其特征在于,包括如下步骤,步骤1:链路层主机接口模块配置链路层芯片,使其在检测到1394总线复位后,向链路层主机接口模块报告有总线复位事件发生,转入步骤2;当总线有数据传输时,链路层DM接口模块接收到链路层芯片传输来的数据包,转入步骤3;步骤2:链路层主机接口模块通知链路层DM接口模块构造总线复位包,并将其写入数据缓冲FIFO,转入步骤4;步骤3:链路层DM接口模块将链路层芯片DM接口传输来的数据包写入数据缓冲FIFO;步骤4:链路层DM接口模块通知FIFO控制模块当前保存在数据缓冲FIFO中的数据包类型为普通数据包还是构造的总线复位包,以及数据包长度;步骤5:FIFO控制模块根据数据包类型,将数据包长度信息保存至类型FIFO,同时把数据缓冲FIFO中保存的数据读出并写入至数据FIFO;步骤6:DMA控制模块检测类型FIFO是否为“空”,如非“空”,则计算本次数据包需保存的地址,数据包长度,通知主机DMA接口模块;步骤7:主机DMA接口模块根据本次DMA操作的目的地址、搬移数据长度,将数据从数据FIFO中提取出来,发送至上位机。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611140809.X/,转载请声明来源钻瓜专利网。