[发明专利]监控1394总线复位的方法及实现电路有效
申请号: | 201611140809.X | 申请日: | 2016-12-12 |
公开(公告)号: | CN108614757B | 公开(公告)日: | 2021-10-15 |
发明(设计)人: | 王宣明;田泽;魏艳艳;魏美荣;王绮卉 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | G06F11/30 | 分类号: | G06F11/30;G06F13/28;G06F5/06 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 710000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 监控 1394 总线 复位 方法 实现 电路 | ||
本发明属于计算机硬件技术,涉及一种关于对1394总线复位监控的设计电路和方法。1394总线是军事航空领域内的一种网络传输数据总线,本发明将总线复位信号构造为一种特殊包的数据包格式,再通过一次/二次过滤,最终将总线复位发生的时刻以特殊包的形式展现,这样就可以明确总线复位作用的时间,用以实现实时监控1394总线,以满足机载环境中对数据的实时处理要求。
技术领域
本发明属于计算机硬件技术,涉及一种关于对1394总线复位监控的设计电路和方法。
背景技术
1394总线作为军事航空领域内的一种网络传输数据总线,总线监控节点需对总线上的数据包和总线复位进行监控,并要求将数据包和总线复位按照在总线中发生的先后顺序进行记录,将总线复位这一总线事件按照数据包的方式来监控。在目前技术中,是将总线数据包和总线复位发生的时间记录下来,检查监控记录时由软件按照先后顺序排序,但该方法不适用机载环境中对数据的实时处理要求。
发明内容
本发明的目的:提供一种监控1394总线复位的方法及实现电路,用以实现实时监控1394总线。本发明提出将总线复位视为一条特殊的消息,由硬件逻辑电路将总线复位和普通数据包一起按照时间顺序顺次记录的方法,以满足对数据实时处理的要求。
本发明的技术方案:
一种监控1394总线复位的方法,包括如下步骤:
步骤1:链路层主机接口模块配置链路层芯片,使其在检测到1394总线复位后,向链路层主机接口模块报告有总线复位事件发生,转入步骤2;当总线有数据传输时,链路层DM接口模块接收到链路层芯片传输来的数据包,转入步骤3;
步骤2:链路层主机接口模块通知链路层DM接口模块构造总线复位包,并将其写入数据缓冲FIFO,转入步骤4;
步骤3:链路层DM接口模块将链路层芯片DM接口传输来的数据包写入数据缓冲FIFO;
步骤4:链路层DM接口模块通知FIFO控制模块当前保存在数据缓冲FIFO中的数据包类型为普通数据包还是构造的总线复位包,以及数据包长度;
步骤5:FIFO控制模块根据数据包类型,将数据包长度信息保存至类型FIFO,同时把数据缓冲FIFO中保存的数据读出并写入至数据FIFO;
步骤6:DMA控制模块检测类型FIFO是否为“空”,如非“空”,则计算本次数据包需保存的地址,数据包长度,通知主机DMA接口模块;
步骤7:主机DMA接口模块根据本次DMA操作的目的地址、搬移数据长度,将数据从数据FIFO中提取出来,发送至上位机。
实现上述方法的电路,包含链路层主机接口模块、链路层DM接口模块、FIFO控制模块、数据缓冲FIFO、类型FIFO、数据FIFO、DMA控制模块和主机接口模块,
链路层主机接口模块,用于配置外部链路层芯片,使其在检测到1394总线复位后,向链路层主机接口模块报告有总线复位事件发生;通知链路层DM接口模块构造总线复位包;
链路层DM接口模块,用于将来自外部链路层芯片传输来的数据包,以及根据链路层主机接口模块的通知构造总线复位包,按照时间顺序写入数据缓冲FIFO;并通知FIFO控制模块当前保存在数据缓冲FIFO中的数据包类型为普通数据包还是构造的总线复位包,以及数据包长度;
FIFO控制模块,根据数据包类型,将数据包长度信息保存至类型FIFO,同时把数据缓冲FIFO中保存的数据读出并写入至数据FIFO;
DMA控制模块,检测类型FIFO是否为“空”,如非“空”,则计算本次数据包需保存的地址,数据包长度,通知主机DMA接口模块;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611140809.X/2.html,转载请声明来源钻瓜专利网。