[发明专利]一种双分裂沟槽栅电荷存储型IGBT及其制造方法有效

专利信息
申请号: 201610266350.1 申请日: 2016-04-26
公开(公告)号: CN105932042B 公开(公告)日: 2018-09-21
发明(设计)人: 张金平;廖航;刘玮琪;刘竞秀;李泽宏;任敏;张波 申请(专利权)人: 电子科技大学
主分类号: H01L29/06 分类号: H01L29/06;H01L29/40;H01L29/739;H01L21/28;H01L21/331
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 葛启函
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于功率半导体器件技术领域,具体涉及沟槽栅电荷存储型绝缘栅双极型晶体管。本发明通过在器件沟槽内栅电极的底部和侧面引入与发射极等电位的双分裂电极以及双分裂电极和栅电极之间的介质层,在不影响IGBT器件阈值电压和开通的情况下,减小了栅极电容,从而提高了器件的开关速度,降低器件的开关损耗;同时侧面分裂电极和侧面分裂电极一侧的浮空p型基区改善了器件的短路安全工作区以及整个N型漂移区的载流子浓度分布,提高了器件的性能和可靠性。本发明所提出的双分裂沟槽栅电荷存储型IGBT制作方法不需要增加额外的工艺步骤,与传统CSTBT制作方法兼容。
搜索关键词: 一种 分裂 沟槽 电荷 存储 igbt 及其 制造 方法
【主权项】:
1.一种双分裂沟槽栅电荷存储型IGBT,包括从下至上依次层叠设置的集电极金属(12)、P型集电极区(11)、N型电场阻止层(10)、N型漂移区(9)和发射极金属(1);所述N型漂移区(9)中具有N+发射区(5)、P+发射区(6)、P型基区(71)、N型电荷存储层(8)和沟槽栅结构;所述沟槽栅结构沿垂直方向贯穿N型电荷存储层(8);所述P型基区(71)位于沟槽栅结构一侧的N型电荷存储层(8)上表面,N+发射区(5)和P+发射区(6)并列位于P型基区(71)上表面;N+发射区(5)和P+发射区(6)的上表面与发射极金属(1)连接;其特征在于,所述沟槽栅结构包括底部分裂电极(31)、栅电极(32)、侧面分裂电极(33)、栅介质层(41)、第二介质层(42)、第三介质层(43)、第四介质层(44)和第五介质层(45);所述栅电极(32)和侧面分裂电极(33)之间通过第三介质层(43)连接;所述栅电极(32)通过栅介质层(41)与N+发射区(5)和P型基区(7)连接;所述N型漂移区(9)中还具有浮空P型基区(72),所述浮空P型基区(72)位于沟槽栅结构另一侧的N型电荷存储层(8)上表面;侧面分裂电极(33)通过第二介质层(42)与浮空P型基区(72)连接;所述底部分裂电极(31)位于栅电极(32)和侧面分裂电极(33)的下方,且底部分裂电极(31)的上表面深度小于N型电荷存储层(8)的结深,底部分裂电极(31)的下表面深度大于N型电荷存储层(8)的结深;所述底部分裂电极(31)的上表面与栅电极(32)、侧面分裂电极(33)的下表面之间通过第四介质层(44)连接;所述底部分裂电极(31)的下表面及侧面与N型漂移区(9)和N型电荷存储层(8)之间通过第五介质层(45)连接;所述浮空P型基区(72)、第二介质层(42)、侧面分裂电极(33)、第三介质层(43)、栅电极(32)和栅介质层(41)的上表面具有第一介质层(2);所述底部分裂电极(31)、侧面分裂电极(33)与发射极金属(1)等电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610266350.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top