[发明专利]音频信号处理装置在审
申请号: | 201610163690.1 | 申请日: | 2016-03-22 |
公开(公告)号: | CN105741851A | 公开(公告)日: | 2016-07-06 |
发明(设计)人: | 荣彬杰;夏思宇;吴东 | 申请(专利权)人: | 成都普诺科技有限公司 |
主分类号: | G10L21/0332 | 分类号: | G10L21/0332;G10L25/18;G10L25/21;H04R3/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都市高新区(西*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了音频信号处理装置,所述音频信号处理装置用于模拟信号的调理、AD数据采集、数字信号的处理、与主机的数据传输以及音频输出,所述装置包括:AD信号采集模块、第一FPGA、第二FPGA、第一数字信号处理器、第二数字信号处理器,实现了装置设计合理,体积较小,成本较低,信号采集处理效率较高的技术效果。 | ||
搜索关键词: | 音频 信号 处理 装置 | ||
【主权项】:
音频信号处理装置,其特征在于,所述音频信号处理装置用于模拟信号的调理、AD数据采集、数字信号的处理、与主机的数据传输以及音频输出,所述装置包括:AD信号采集模块、第一FPGA、第二FPGA、第一数字信号处理器、第二数字信号处理器,其中,前端AD将信号采集后输入到第一FPGA,经过第一FPGA预处理后,数据有两种方式应用:第一种方式:通过RapidIO总线将数据分别输入到两个数字信号处理器中并行运算处理,然后将处理后的数据通过RapidIO返回AD数据采集的第一FPGA,第一FPGA数据通过I/O并行总线将数据传给第二FPGA,最后通过第二FPGA的PCI总线将数据输出;第二种方式:第一FPGA接收到AD采集的数据经过预处理后,通过RapidIO总线输入到第一数字信号处理器运算处理,运算结果还可以通过HyperLink总线继续输入到第二数字信号处理器做二次处理,最终结果直接返回第一FPGA,然后通过第二FPGA的PCI总线输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都普诺科技有限公司,未经成都普诺科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610163690.1/,转载请声明来源钻瓜专利网。