[发明专利]一种LDPC译码方法及装置有效
申请号: | 201610105751.9 | 申请日: | 2016-02-25 |
公开(公告)号: | CN105790774B | 公开(公告)日: | 2019-07-19 |
发明(设计)人: | 邓中亮;张志敏;李杰强;尹露;赵洋;朱棣 | 申请(专利权)人: | 北京邮电大学 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 北京柏杉松知识产权代理事务所(普通合伙) 11413 | 代理人: | 马敬;项京 |
地址: | 100876 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种LDPC译码方法及装置,在现有比特翻转译码算法的基础上,在确定待译码序列中每一个比特位对应非零值的第一次数之后,对每一个比特位对应非零值的次数按照从小到大的顺序进行排序,根据排序结果确定每个比特位对应的序号;根据相邻两个比特位的序号差,及相邻两个比特位之间的次数差,确定该相邻两个比特位对应的斜率,并确定相邻两个比特位对应的斜率最大值;根据斜率最大值对应的序号较大值及其之后的序号对应的比特位,确定进行翻转的比特位。本发明实例实现了错误比特的批量处理,解决了迭代次数较多,或者在有限的迭代次数内不能完全修正所有误码的问题。 | ||
搜索关键词: | 一种 改进型 ldpc 译码 方法 装置 | ||
【主权项】:
1.一种LDPC译码方法,特征在于,所述方法包括步骤:根据校验矩阵及经过硬判决的待译码序列,计算错误伴随图样序列,其中经过硬判决的待译码序列包括多个比特位;如果错误伴随图样序列中所有值为零,将所述经过硬判决的待译码序列作为译码后的序列;如果错误伴随图样序列中存在非零值,根据错误伴随图样序列,确定待译码序列中每一个比特位对应非零值的第一次数;对每一个比特位对应非零值的第一次数按照设定的顺序进行排序,根据排序结果确定每个比特位对应的序号;根据相邻两个比特位的序号差,及相邻两个比特位之间的第一次数的差,确定该相邻两个比特位对应的斜率,并确定相邻两个比特位对应的斜率最大值;根据斜率最大值对应的序号较大值及其之后的序号对应的比特位,确定进行翻转的比特位,并确定翻转后的序列,并且将迭代次数加1;判断迭代次数加1后是否达到设定的次数阈值,如果是,将翻转后的序列作为译码后的序列,否则,将翻转后的序列作为经过硬判决的待译码序列,根据校验矩阵及经过硬判决的待译码序列,计算错误伴随图样序列的步骤。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京邮电大学,未经北京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610105751.9/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类