[发明专利]一种基于FPGA的多路串口通信系统及方法有效
申请号: | 201610058904.9 | 申请日: | 2016-01-28 |
公开(公告)号: | CN105718395B | 公开(公告)日: | 2018-08-21 |
发明(设计)人: | 宋凯华;潘岩;薛希文 | 申请(专利权)人: | 山东超越数控电子有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 李世喆 |
地址: | 250100 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于FPGA的多路串口通信系统及方法,其中,系统包括:包括读写控制模块及至少一路串口的FPGA、至少一个锁存器以及至少一个可读写存储芯片;FPGA的每一路串口与一个锁存器一一对应连接;每一个可读写存储芯片连接至少一个锁存器;串口用于接收读写控制模块发来的第一地址信号和第一业务数据,发给对应连接的锁存器;锁存器,用于锁存第一地址信号,以持续向对应的可读写存储芯片发送第一地址信号,以将接收到的第一业务数据发送到对应连接的可读写存储芯片;可读写存储芯片,用于根据接收到的第一地址信号将第一业务数据写入当前可读写存储芯片的第一目标地址。通过本发明的技术方案,可减少FPGA引脚使用数量。 | ||
搜索关键词: | 一种 基于 fpga 串口 通信 系统 方法 | ||
【主权项】:
1.一种基于现场可编程门阵列FPGA的多路串口通信系统,其特征在于,包括:读写控制模块及至少一路串口的FPGA、至少一个锁存器以及至少一个可读写存储芯片,其中,所述FPGA的每一路串口与一个锁存器一一对应连接;所述至少一个锁存器连接到所述至少一个可读写存储芯片;每一路串口,用于接收读写控制模块发来的第一地址信号,发给对应连接的锁存器;接收读写控制模块发来的第一业务数据,发给对应连接的锁存器;每一个锁存器,用于在接收到第一地址信号后,锁存所述第一地址信号,以持续向对应连接的可读写存储芯片发送第一地址信号;在接收到第一业务数据后,将第一业务数据发送到对应连接的可读写存储芯片;每一个可读写存储芯片,用于根据接收到的第一地址信号将接收到的第一业务数据写入当前可读写存储芯片的第一目标地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东超越数控电子有限公司,未经山东超越数控电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610058904.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种通道对齐方法、装置及系统
- 下一篇:一种软件测试数据扩增方法