[发明专利]延迟电路以及相关的系统和方法有效
申请号: | 201580047097.4 | 申请日: | 2015-08-27 |
公开(公告)号: | CN106663078B | 公开(公告)日: | 2018-07-10 |
发明(设计)人: | L·阿马里利奥;A·戈卢比茨基;H·H·哈勒;F·科尔马科夫;G·斯托格 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;G06F1/10;H03K5/13 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 唐杰敏;陈炜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了延迟电路以及相关的系统和方法。在一个方面,提供了使用逻辑来准确地延迟输出启用信号以减小或避免从设备内的数据危害的延迟电路。延迟电路包括配置成接收基于慢时钟的输出启用输入信号的两个移位寄存器链。第一移位寄存器链由快时钟的正边沿来进行时钟定时,并且提供第一选通信号。第二移位寄存器链由快时钟的负边沿来进行时钟定时,并且提供第二选通信号。该逻辑使用第一选通信号和第二选通信号以及输出启用输入信号来提供经延迟的输出启用输出信号。延迟电路为输出启用输出信号提供高度准确的时间延迟,以便以面积高效和功率高效的方式来减小或避免数据危害。 | ||
搜索关键词: | 延迟电路 选通信号 移位寄存器 输出 快时钟 减小 输出信号提供 启用信号 输出信号 延迟输出 从设备 慢时钟 延迟 配置 | ||
【主权项】:
1.一种用于延迟输出启用信号的延迟电路,包括:第一移位寄存器链,包括:配置成接收输出启用输入信号的第一链输入,其中所述输出启用输入信号是基于慢时钟信号的;配置成接收快时钟信号的第一链时钟输入,其中所述快时钟信号具有比所述慢时钟信号更高的频率;以及配置成提供第一选通信号的第一链输出;第二移位寄存器链,包括:配置成接收所述输出启用输入信号的第二链输入;配置成接收所述快时钟信号的第二链时钟输入;以及配置成提供第二选通信号的第二链输出,其中所述第二选通信号的每次转变与所述第一选通信号的对应转变是相反的,其中所述第一移位寄存器链中的相继各个移位寄存器是响应于所述快时钟信号的不同转变来进行时钟定时的,所述第二移位寄存器链中的相继各个移位寄存器是响应于所述快时钟信号的不同转变来进行时钟定时的,并且其中所述第一移位寄存器链中的第一个移位寄存器与所述第二移位寄存器链中的第一个移位寄存器是响应于所述快时钟信号的不同转变来进行时钟定时的;以及配置成基于所述第一选通信号、所述第二选通信号、以及所述输出启用输入信号来提供输出启用输出信号的经延迟输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201580047097.4/,转载请声明来源钻瓜专利网。