[发明专利]基于FPGA的图像超分辨率的实现方法有效
申请号: | 201510623919.0 | 申请日: | 2015-09-25 |
公开(公告)号: | CN105160622B | 公开(公告)日: | 2018-08-31 |
发明(设计)人: | 钟雪燕;李春英 | 申请(专利权)人: | 南京铁道职业技术学院 |
主分类号: | G06T1/00 | 分类号: | G06T1/00 |
代理公司: | 南京钟山专利代理有限公司 32252 | 代理人: | 戴朝荣 |
地址: | 210015 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于FPGA的图像超分辨率的实现方法,循环控制模块控制RAM模块的循环调度实现数据写入;RAM模块读取数据时,采用单输入双输出端口的RAM,定义所述单输入双输出端口的RAM的深度为源图像一行的像素点数,宽度为像素数据宽度,实现源数据相邻两行像素的存储;由位置分析模块得到的权值是归一化的小数,将权值映射到整数范围内运算。本发明提高了图像处理速率,实现了超分辨率。 | ||
搜索关键词: | 基于 fpga 图像 分辨率 实现 方法 | ||
【主权项】:
1.一种基于 FPGA 的图像超分辨率的实现方法,其特征在于,循环控制模块控制 RAM 模块的循环调度实现数据写入;RAM 模块读取数据时,采用单输入双输出端口的 RAM,定义所述单输入双输出端口的 RAM 的深度为源图像一行的像素点数,宽度为像素数据宽度,实现源数据相邻两行像素的存储;由位置分析模块得到的权值是归一化的小数,将权值映射到整数范围内运算;循环控制模块控制四个RAM 模块的循环调度实现数据写入,分别为 RAM0、RAM1 和 RAM2、RAM3 之间以及 RAM0RAM1 之间、RAM2RAM3 之间;RAM0、RAM1 和 RAM2、RAM3 之间在运算目标图像像素值和写入源图像像素值功能间循环切换;RAM0RAM1 之间、RAM2RAM3 之间实现源图像像素值循环写入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京铁道职业技术学院,未经南京铁道职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510623919.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种脱水蔬菜加工用传送分拣装置
- 下一篇:一种实验室用脱硝反应器
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序