[发明专利]一种基于锁相跟踪环路的穿墙探测墙体抑制方法有效

专利信息
申请号: 201510320940.3 申请日: 2015-06-11
公开(公告)号: CN104931940B 公开(公告)日: 2017-03-01
发明(设计)人: 席晓莉;郑晨;宋忠国;张学辉 申请(专利权)人: 西安理工大学
主分类号: G01S7/36 分类号: G01S7/36
代理公司: 西安弘理专利事务所61214 代理人: 王奇
地址: 710048*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于锁相跟踪环路的穿墙探测墙体抑制方法,步骤包括1)将接收天线收到的原始回波信号与PLL模块产生的本地载波sin及cos分别相乘,剥离载波后分为两路信号;2)将两路信号一起送入第一DLL模块中,计算M序列的延迟相位τ后,输出M序列,与PLL模块输出的载波cos相乘,得到直达波信号;3)将接收到的原始信号与直达波信号相减,得到去直达信号;4)依次通过多个DLL模块,重复步骤1)至步骤3)的处理方式,最终得到目标回波信息,即成。本发明方法,应用于穿墙雷达中,信噪比合适,目标探测精确。
搜索关键词: 一种 基于 跟踪 环路 穿墙 探测 墙体 抑制 方法
【主权项】:
一种基于锁相跟踪环路的穿墙探测墙体抑制方法,其特征在于,按照以下步骤实施:步骤1:将接收天线收到的原始回波信号表示为S(t),将原始回波信号S(t)与PLL模块(1)产生的本地载波sin及cos分别相乘,剥离载波后分为两路信号,即分为I路信号SI(t)和Q路信号SQ(t);步骤2:将I路信号SI(t)和Q路信号SQ(t)一起送入第一DLL模块(2)中,通过该第一DLL模块(2)计算M序列的延迟相位τ后,输出M序列m(τ0),与PLL模块(1)输出的载波cos相乘,得到直达波信号y1(t);步骤3:将接收到的原始回波信号S(t)与直达波信号y1(t)相减,得到去直达信号S'(t);步骤4:通过第二DLL模块(3),将去直达信号S'(t)替换为S(t),继续进行步骤1至步骤3的信号处理方式,得到去除墙体一次反射信号S″(t);通过第三DLL模块(4),将去除墙体一次反射信号S″(t)替换为S(t),继续进行步骤1至步骤3的信号处理方式,得到去除墙体二次反射信号;以此类推,通过N个DLL模块的处理,最终得到目标回波信息,即成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安理工大学,未经西安理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510320940.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top