[发明专利]一种基于共享缓存的片上多核处理器静态架构有效
申请号: | 201510302580.4 | 申请日: | 2015-06-04 |
公开(公告)号: | CN104866457B | 公开(公告)日: | 2018-06-15 |
发明(设计)人: | 李嵩;褚廷斌;黄乐天;袁正希 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F15/167 | 分类号: | G06F15/167 |
代理公司: | 成都金英专利代理事务所(普通合伙) 51218 | 代理人: | 袁英 |
地址: | 610041 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于共享缓存的片上多核处理器静态架构,它包括n个节点,n为大于0的偶数,所述的节点包括n/2个A类节点和n/2个B类节点;A类节点包括处理核心core、本地私有高速缓存L1和路由器R;B类节点包括处理核心core、本地私有高速缓存L1、路由器R和共享缓存l2bank;节点之间通过路由器进行通信;A类节点和B类节点成间歇式分布;所述的共享缓存l2bank的容量为通用架构中的共享缓存的两倍。本发明提供了一种基于共享缓存的片上多核处理器静态架构,在不增加整个片上网络的访问延时和不增加整个片上网络的拥塞程度的基础上,节省了最后一级高速缓存的硬件开销和面积,节省了高速缓存的静态功耗。 1 | ||
搜索关键词: | 共享缓存 片上多核处理器 高速缓存 路由器 处理核心 片上网络 架构 一级高速缓存 访问延时 静态功耗 通用架构 硬件开销 间歇式 拥塞 通信 | ||
【主权项】:
1.一种基于共享缓存的片上多核处理器,其特征在于,其静态架构为:它包括n个节点,n为大于0的偶数,所述的节点包括n/2个A类节点和n/2个B类节点;所述的A类节点包括处理核心core、本地私有高速缓存L1和路由器R;所述的B类节点包括处理核心core、本地私有高速缓存L1、路由器R和共享缓存l2bank;所述的节点之间通过路由器进行通信;所述的A类节点和B类节点成间歇式分布;所述的共享缓存l2bank的容量为通用架构中的共享缓存的两倍;所述的节点个数为16个,包括8个所述的A类节点和8个所述的B类节点;所述的本地私有高速缓存L1包括指令缓存和数据缓存。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510302580.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种流水线可逆CPU设计与仿真系统
- 下一篇:一种新型接口箱