[发明专利]一种基于FPGA的CPU热插拔实现方法及系统有效

专利信息
申请号: 201510247519.4 申请日: 2015-05-15
公开(公告)号: CN104820655B 公开(公告)日: 2018-11-27
发明(设计)人: 黄小东;薛广营;王岩 申请(专利权)人: 浪潮电子信息产业股份有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 济南信达专利事务所有限公司 37100 代理人: 姜明
地址: 250101 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种基于FPGA的CPU热插拔实现方法及系统,属于计算机应用领域,本发明中FPGA设置I2C通信模块,CPU热插拔控制模块,时序控制模块,利用CPU热插拔控制模块接收及发送FPGA外部信号,同时发送FPGA接收到的上位机命令的指示信号;FPGA将CPU热插拔控制模块接收到的信号通过I2C通信模块发送到BIOS,然后BIOS通过I2C通信模块发送相应的控制命令到FPGA;时序控制模块解析BIOS发送的命令,并控制CPU在热插入时的上电时序和热拔除的掉电时序,以便CPU完成热插拔;本设计充分利用FPGA的内部资源,增加了设计和维护的灵活性,并降低了设计成本。
搜索关键词: 一种 基于 fpga cpu 热插拔 实现 方法 系统
【主权项】:
1.一种基于FPGA的CPU热插拔实现方法,其特征是:在服务器系统内包括FPGA,BIOS;FPGA上设置I2C通信模块,CPU热插拔控制模块,时序控制模块;利用CPU热插拔控制模块的CPU热插拔控制接口接收及发送FPGA外部信号,以及根据FPGA接收到的上位机命令发送指示信号;其中FPGA外部信号包括请求信号或故障信号或在位信号;FPGA将CPU热插拔控制模块接收到的信号通过I2C通信模块的I2C通信接口发送到BIOS,然后BIOS通过I2C通信接口发送相应的控制命令到FPGA;时序控制模块解析BIOS发送的命令,并控制CPU在热插入时的上电时序和热拔除的掉电时序,以便CPU完成热插拔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510247519.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top