[发明专利]具有流水线式算术逻辑单元的异步处理器的系统和方法有效
申请号: | 201480041101.1 | 申请日: | 2014-09-09 |
公开(公告)号: | CN105393211B | 公开(公告)日: | 2018-11-30 |
发明(设计)人: | 史无限;葛屹群;张其蕃;黄韬;童文 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 杨文娟;臧建明 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例用于提供一种具有流水线式算术逻辑单元的异步处理器。所述异步处理器包括:用于存储指令的非暂时性存储器和设置成环形架构的用于传递令牌的多个指令执行单元(XU)。所述多个XU的每个XU包括配置成从所述非暂时性存储器提取第一指令并执行所述第一指令的逻辑电路。所述逻辑电路还配置成从所述非暂时性存储器提取第二指令,并且不论所述多个XU的一个XU是否保持用于写入所述第一指令的令牌,均执行所述第二指令。所述逻辑电路还配置成在提取所述第二指令后将所述第一指令写入所述非暂时性存储器。 | ||
搜索关键词: | 具有 流水线 算术 逻辑 单元 异步 处理器 系统 方法 | ||
【主权项】:
1.一种由异步处理器执行的方法,所述方法包括:在所述异步处理器的第一指令执行单元XU提取第一指令;在所述第一指令执行单元XU中执行所述第一指令,其中,在所述第一指令执行单元XU中执行所述第一指令之后,将所述第一指令写入存储器;在所述第一指令执行单元XU一经保持用于提取下一指令的令牌,在执行所述第一指令后将所述第一指令写入所述存储器之前就提取第二指令;以及在所述第一指令执行单元XU一经保持用于启动下一指令的令牌,就执行所述第二指令。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480041101.1/,转载请声明来源钻瓜专利网。