[实用新型]一种驱动电路有效
申请号: | 201420587196.4 | 申请日: | 2014-10-08 |
公开(公告)号: | CN204244200U | 公开(公告)日: | 2015-04-01 |
发明(设计)人: | 王文建 | 申请(专利权)人: | 杭州宽福科技有限公司 |
主分类号: | H03K17/082 | 分类号: | H03K17/082 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310053 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种驱动电路。驱动电路包括驱动上拉管电路、驱动下拉管电路和输出电路:所述驱动上拉管电路是驱动所述输出电路的上拉管;所述驱动下拉管电路是驱动所述输出电路的下拉管;所述输出电路是对输入信号VIN进行输出。利用本实用新型提供的驱动电路能防止输出电路的上拉管和下拉管短路导通情况出现并同时有效地降低了功耗。 | ||
搜索关键词: | 一种 驱动 电路 | ||
【主权项】:
驱动电路,包括驱动上拉管电路、驱动下拉管电路和输出电路:所述驱动上拉管电路是驱动所述输出电路的上拉管;所述驱动下拉管电路是驱动所述输出电路的下拉管;所述输出电路是对输入信号VIN进行输出;其特征在于所述驱动上拉管电路包括第一反相器、第二反相器、第三反相器、第一电阻、第四反相器、第五反相器、第一NMOS管、第一电容、第一PMOS管、第二PMOS管、第二NMOS管、第三NMOS管、第三PMOS管和第四NMOS管:所述第一反相器的输入端接输入信号VIN,输出端接所述第二反相器的输入端和所述第二NMOS管的栅极;所述第二反相器的输入端接所述第一反相器的输出端和所述第二NMOS管的栅极,输出端接所述第三反相器的输入端和所述第三NMOS管的栅极和所述第一NMOS管的栅极;所述第三反相器的输入端接所述第二反相器的输出端和所述第一NMOS管的栅极和所述第三NMOS管的栅极,输出端接第一电阻的一端;所述第一电阻的一端接所述第三反相器的输出端,另一端接所述第一NMOS管的漏极和所述第四反相器的输入端和所述第一电容的一端;所述第四反相器的输入端接所述第一NMOS管的漏极和所述第一电阻的一端和所述第一电容的一端,输出端接所述第五反相器的输入端;所述第五反相器的输入端接所述第四反相器的输出端,输出端接所述第四NMOS管的栅极;所述第一NMOS管的栅极接所述第二反相器的输出端和所述第三NMOS管的栅极和所述第三反相器的输入端,漏极接所述第一电阻的一端和所述第一电容的一端和所述第四反相器的输入端,源极接地;所述第一电容的一端接所述第一NMOS管的漏极和所述第一电阻的一端和所述第四反相器的输入端,另一端接地;所述第一PMOS管的栅极接所述第二PMOS管的漏极和所述第三NMOS管的漏极和所述第三PMOS管的栅极,漏极接所述第二PMOS管的栅极和所述第二NMOS管的漏极,源极接电源;所述第二PMOS管的栅极接所述第一PMOS管的漏极和所述第二NMOS管的漏极,漏极接所述第一PMOS管的栅极和所述第三NMOS管的漏极和所述第三PMOS管的栅极,源极接电源;所述第二NMOS管的栅极接所述第一反相器的输出端和所述第二反相器的输入端,漏极接所述第一PMOS管的漏极和所述第二PMOS管的栅极,源极接地;所述第三NMOS管的栅极所述第二反相器的输出端和所述第三反相器的输入端和所述第一 NMOS管的栅极,漏极接所述第一PMOS管的栅极和所述第三PMOS管的栅极,源极接地;所述第三PMOS管的栅极接第一PMOS管的栅极和所述第二PMOS管的漏极和所述第三NMOS管的漏极,漏极所述第四NMOS管的漏极和所述输出电路,源极接地;所述第四NMOS管的栅极接所述第五反相器的输出端,漏极接所述第三PMOS管的漏极和所述输出电路,源极接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州宽福科技有限公司,未经杭州宽福科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420587196.4/,转载请声明来源钻瓜专利网。